弹载固态记录器的总线研究与应用
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-17页 |
·课题研究背景 | 第9页 |
·弹载数据记录器的发展状况 | 第9-13页 |
·国外发展状况 | 第9-12页 |
·国内发展状况 | 第12-13页 |
·总线在记录器中的应用 | 第13-15页 |
·论文的内容和主要工作 | 第15-17页 |
第二章 弹载记录器总线方案 | 第17-32页 |
·弹载记录器特点 | 第17-20页 |
·记录器分类 | 第17-18页 |
·弹载记录器特点 | 第18-19页 |
·弹载记录器设计要求 | 第19-20页 |
·模块化设计 | 第20-21页 |
·模块化设计原则 | 第20页 |
·系统模块组成 | 第20-21页 |
·弹载记录器总线设计原则 | 第21-24页 |
·弹载记录器数据流特点 | 第21-22页 |
·现有总线技术应用背景 | 第22-23页 |
·总线设计原则 | 第23-24页 |
·专用总线结构设计 | 第24-31页 |
·连接器的选取 | 第26-28页 |
·专用总线信号定义 | 第28-31页 |
·本章小结 | 第31-32页 |
第三章 总线高速传输分析及仿真实验 | 第32-48页 |
·背板传输线模型 | 第32-37页 |
·微带线结构 | 第33-34页 |
·微带线结构的基本特征参数 | 第34-35页 |
·阻抗匹配 | 第35-37页 |
·高速时钟电路设计 | 第37-39页 |
·时钟速度及驱动能力 | 第37-38页 |
·时钟电路的PCB板设计 | 第38-39页 |
·总线结构HYPERLYNX软件仿真及实验 | 第39-47页 |
·Hyperlynx仿真软件 | 第39-40页 |
·IBIS模型 | 第40-41页 |
·仿真及实验 | 第41-47页 |
·本章小结 | 第47-48页 |
第四章 总线高速数据传输逻辑实现 | 第48-62页 |
·总线完成功能 | 第48-49页 |
·总线仲裁机制 | 第49-53页 |
·逻辑设计 | 第53-61页 |
·数据传输方法分析 | 第53-57页 |
·FPGA内部集成高速缓存技术 | 第57-58页 |
·采集数据写入存储器总线接口逻辑 | 第58-61页 |
·存储模块数据上传逻辑 | 第61页 |
·本章小结 | 第61-62页 |
第五章 总线在弹载记录器中的应用 | 第62-81页 |
·系统结构组成 | 第62-63页 |
·启动电路及数字信号采编单元 | 第63-65页 |
·模拟信号采集单元设计 | 第65-72页 |
·硬件设计 | 第65-67页 |
·采集数据写入高速FIFO | 第67-69页 |
·通道切换在线可编程设计 | 第69-72页 |
·存储单元设计 | 第72-78页 |
·硬件组成及功能 | 第73-75页 |
·FLASH无效块判断及擦除操作 | 第75-76页 |
·FLASH数据写入与读出操作 | 第76-77页 |
·存储单元数据回放逻辑设计 | 第77-78页 |
·记录器抗干扰措施 | 第78-80页 |
·地线设计 | 第78-79页 |
·去耦电容的布置和选择 | 第79-80页 |
·本章小结 | 第80-81页 |
结论 | 第81-83页 |
参考文献 | 第83-88页 |
致谢 | 第88-89页 |
攻读硕士期间发表的论文及所取的研究成果 | 第89页 |