基于FPGA的便携式振动频谱分析仪的设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第1章 引言 | 第9-15页 |
·课题以及提出背景 | 第9-13页 |
·课题提出背景 | 第9页 |
·系统总体介绍 | 第9-11页 |
·主要研究内容 | 第11-12页 |
·基于NIOS II的SOPC简介 | 第12-13页 |
·国内外研究动态 | 第13页 |
·设计难点和创新点 | 第13-15页 |
第2章 SOPC系统设计 | 第15-25页 |
·SOPC概念 | 第15-16页 |
·SOPC系统设计流程 | 第16-18页 |
·SOPC Builder的设计流程 | 第16-17页 |
·SOPC Bullder的设计阶段 | 第17页 |
·SOPC系统开发流程 | 第17-18页 |
·NiosII软核CPU | 第18-21页 |
·指令总线主端口 | 第19页 |
·数据总线主端口 | 第19-20页 |
·乘法支持 | 第20页 |
·中断支持 | 第20-21页 |
·用户自定义指令 | 第21-25页 |
·用户自定义指令的概念 | 第21-22页 |
·加速效果 | 第22-23页 |
·用户自定义指令应用 | 第23-25页 |
第3章 DSP Builder | 第25-31页 |
·DSP Buidler及其设计流程 | 第25-27页 |
·创建DSP Builder工程 | 第27-31页 |
第4章 嵌入式操作系统uC/OS II | 第31-35页 |
·uC/OS II简介 | 第31页 |
·uC/OS II程序开发 | 第31-35页 |
·uC/OS II应用程序基本结构 | 第31-32页 |
·uC/OS II API函数 | 第32-33页 |
·多任务实现机制 | 第33-35页 |
第5章 振动频谱分析仪设计 | 第35-68页 |
·频谱分析原理 | 第35-36页 |
·频谱分析仪组成 | 第36页 |
·系统硬件部分的设计 | 第36-51页 |
·基于Avalon总线接口的PWM外设逻辑的设计 | 第39-43页 |
·浮点硬件乘法加减法指令的定制和集成 | 第43-45页 |
·纯硬件FIR数字滤波器的设计 | 第45-47页 |
·AD采样控制器的设计 | 第47-50页 |
·AD采样FIFO的设计 | 第50-51页 |
·系统软件部分的设计 | 第51-66页 |
·FFT算法的软件优化设计 | 第52-61页 |
·加窗处理算法的设计与实现 | 第61-63页 |
·波形的存储和回放程序的设计与实现 | 第63-64页 |
·UC/OS任务的划分和各项任务的设计 | 第64-66页 |
·实验调试与结果分析 | 第66-67页 |
·本设计特点总结 | 第67-68页 |
结论 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-71页 |