摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·课题背景及目的 | 第7页 |
·国内外研究状况 | 第7-8页 |
·课题研究方法 | 第8-9页 |
·论文构成及研究内容 | 第9-10页 |
第二章 扩频通信技术概述 | 第10-18页 |
·扩频技术的历史 | 第10页 |
·扩频技术的基本概念 | 第10-12页 |
·信号的频谱被展宽了 | 第11页 |
·采用扩频码序列调制的方式来展宽信号频谱 | 第11页 |
·在接收端用相关序列来解扩 | 第11-12页 |
·扩频技术及其理论基础 | 第12-14页 |
·扩频技术的特点 | 第14-18页 |
·易于重复使用频率,提高了无线频谱利用率 | 第14页 |
·抗干扰性强,误码率低 | 第14-15页 |
·隐蔽性好,对各种窄带通信系统的干扰很小 | 第15页 |
·可以实现码分多址 | 第15-16页 |
·抗多径干扰 | 第16页 |
·能精确地定时和测距 | 第16页 |
·适合数字话音和数据传输,以及开展多种通信业务 | 第16页 |
·安装简便,易于维护 | 第16-17页 |
·主要缺点 | 第17-18页 |
第三章 设计理论分析 | 第18-30页 |
·扩频系统的伪随机序列 | 第18-20页 |
·m 序列的产生方法 | 第18-20页 |
·m 序列的性质 | 第20页 |
·差错控制编码 | 第20-30页 |
·差错控制方式 | 第21-22页 |
·差错控制编码分类 | 第22-23页 |
·检错和纠错的基本原理 | 第23-26页 |
·线性分组码 | 第26-28页 |
·汉明码 | 第28-30页 |
第四章 系统各部分的Verilog HDL 实现 | 第30-51页 |
·系统总体框架 | 第30-31页 |
·各模块分析 | 第31-51页 |
·signal 模块 | 第31-32页 |
·code 模块 | 第32-36页 |
·addnoise 模块 | 第36-37页 |
·decoder 模块 | 第37-47页 |
·correct 模块 | 第47-49页 |
·signal_re 模块 | 第49-51页 |
第五章 综合及后仿真 | 第51-65页 |
·基于Synplify 软件的综合 | 第51-56页 |
·基于Quatus II 软件的综合 | 第56-62页 |
·coder 模块的综合 | 第56-59页 |
·decoder 模块的综合 | 第59-60页 |
·correct 模块的综合 | 第60-62页 |
·基于Quatus II 综合后的Modulesim 仿真 | 第62-65页 |
第六章 纠错能力的检测和偏差时钟导致的误码 | 第65-69页 |
·汉明码纠错能力的测试 | 第65-66页 |
·时钟偏差产生的误码 | 第66-68页 |
·数据传输的测试结果 | 第68-69页 |
·相同时钟下数据传输的测试 | 第68页 |
·不同时钟下数据传输的测试 | 第68-69页 |
第七章 结论 | 第69-71页 |
参考文献 | 第71-73页 |
发表论文和参加科研情况说明 | 第73-74页 |
致谢 | 第74页 |