| 第一章 绪论 | 第1-22页 |
| ·集成电路设计概况 | 第13-15页 |
| ·集成电路的发展 | 第13页 |
| ·集成电路设计的发展 | 第13-15页 |
| ·集成电路设计方法 | 第15-18页 |
| ·集成电路设计的要求 | 第15-17页 |
| ·集成电路设计方法 | 第17-18页 |
| ·ASIC设计及流程 | 第18-21页 |
| ·ASIC设计简介 | 第18-19页 |
| ·ASIC设计的类型 | 第19页 |
| ·ASIC设计的流程 | 第19-21页 |
| ·本文的章节安排和主要内容 | 第21-22页 |
| 第二章 电器遥控开关芯片A0203 A的概述 | 第22-33页 |
| ·电器遥控开关芯片的概述 | 第22-24页 |
| ·设计背景 | 第22页 |
| ·现有系统解决方案 | 第22-23页 |
| ·本文提出的解决方案 | 第23-24页 |
| ·遥控编、解码芯片的工作原理 | 第24-33页 |
| ·编码芯片的结构和工作原理 | 第24-28页 |
| ·解码芯片的结构和工作原理 | 第28-32页 |
| ·编、解码芯片的外接振荡电阻匹配 | 第32-33页 |
| 第三章 电器遥控开关芯片A0203A的电路设计 | 第33-56页 |
| ·振荡器电路的设计 | 第33-38页 |
| ·振荡器的分类和简介 | 第33-36页 |
| ·A0203A的振荡器结构 | 第36-38页 |
| ·上电复位电路的设计 | 第38-39页 |
| ·施密特触发器电路的设计 | 第39-43页 |
| ·施密特触发器的分析 | 第39-42页 |
| ·施密特触发器的电路设计 | 第42-43页 |
| ·数据检测模块设计 | 第43-44页 |
| ·数据检测模块顶层信号图 | 第43页 |
| ·数据检测模块结构 | 第43-44页 |
| ·型号控制逻辑模块的设计 | 第44-47页 |
| ·型号控制逻辑模块顶层信号图 | 第44-45页 |
| ·A0203A的型号定义 | 第45页 |
| ·型号控制逻辑模块结构 | 第45-47页 |
| ·按键防抖动模块的设计 | 第47-50页 |
| ·按键防抖动模块顶层信号图 | 第47-48页 |
| ·按键防抖动电路设计 | 第48-49页 |
| ·按键防抖动模块结构 | 第49-50页 |
| ·数据输出逻辑模块设计 | 第50-53页 |
| ·数据输出逻辑模块顶层信号 | 第50-51页 |
| ·数据输出控制电路结构 | 第51-52页 |
| ·数据输出电路结构 | 第52-53页 |
| ·双向端口电路结构 | 第53页 |
| ·A0203A的门级功能验证 | 第53-56页 |
| ·Verilog_XL仿真流程 | 第53-54页 |
| ·仿真结果 | 第54-56页 |
| 第四章 电器遥控开关芯片A0203A的版图实现及物理验证 | 第56-74页 |
| ·版图实现 | 第56-66页 |
| ·版图的设计过程 | 第56-58页 |
| ·版图设计技巧 | 第58-66页 |
| ·A0203A的版图实现 | 第66页 |
| ·版图的物理验证 | 第66-74页 |
| ·物理验证的流程 | 第66-67页 |
| ·几何设计规则检查(DRC) | 第67-70页 |
| ·电学规则检查(ERC) | 第70-71页 |
| ·版图与电路图一致性检查(LVS) | 第71-72页 |
| ·版图寄生参数提取(LPE) | 第72-73页 |
| ·NanoSim后仿真 | 第73-74页 |
| 第五章 总结与展望 | 第74-75页 |
| 参考文献 | 第75-77页 |
| 附录 | 第77-88页 |