第1章 绪论 | 第1-24页 |
·论文的研究背景和立题意义 | 第11-13页 |
·数字信号处理器(DSP)技术综述 | 第13-14页 |
·数字信号处理器概述 | 第13-14页 |
·目前的主流数字信号处理器简介 | 第14页 |
·FPGA技术综述 | 第14-17页 |
·Xilinx公司 FPGA的特点综述 | 第15-16页 |
·FPGA在并行互连网络中的关键技术综述 | 第16-17页 |
·并行数字信号处理机技术综述 | 第17-22页 |
·并行处理机互连通信技术综述 | 第17页 |
·基于数字信号处理器的并行体系结构 | 第17-21页 |
·国内外并行信号处理机现状 | 第21-22页 |
·论文的研究内容和结构 | 第22-24页 |
第2章 水声信号处理系统的硬件总体结构及数据通信板 | 第24-49页 |
·水声信号处理机硬件总体结构 | 第24-27页 |
·条件处理电路 | 第24-25页 |
·数据通信电路 | 第25-26页 |
·信号处理电路 | 第26页 |
·互联链路 | 第26-27页 |
·数据通信板硬件总体结构概述 | 第27-29页 |
·数据通信板的数据流向 | 第29-33页 |
·数据通信板 FPGA中的功能框图 | 第29页 |
·数据通信板的 FPGA中的数据流向 | 第29-33页 |
·数据通信板中FPGA内部主要功能单元的设计 | 第33-48页 |
·AD/DA的接口设计 | 第33-34页 |
·波束形成模块的设计 | 第34-44页 |
·C64的同步外设接口设计 | 第44-48页 |
·本章小结 | 第48-49页 |
第3章 基于多片 C64x DSP的并行数字信号处理板的研究与实现 | 第49-75页 |
·并行处理机中的互连网络 | 第49-56页 |
·并行处理机中的互连网络概述 | 第49-50页 |
·静态互连网络的拓扑 | 第50-53页 |
·动态互连网络拓扑结构 | 第53-56页 |
·基于静态互连网的并行信号处理机 | 第56-60页 |
·基于共享总线和环形拓扑的并行信号处理机 | 第56-58页 |
·基于带有链路口的 DSP的并行信号处理机 | 第58-60页 |
·基于多片 C64x的并行数字信号处理板的研究与实现 | 第60-66页 |
·并行信号处理板总体结构 | 第60-63页 |
·基于 LINK口的数据传输及分配拓扑结构 | 第63-64页 |
·基于串口互连的网络拓扑结构 | 第64页 |
·基于存储器映射的测距模块互连结构 | 第64-65页 |
·并行信号处理板的数据流向 | 第65-66页 |
·并行信号处理板中FPGA内部主要功能单元的设计 | 第66-74页 |
·板间 LINK口传输 | 第66-67页 |
·PDT传输 | 第67-71页 |
·测距模块互传结构 | 第71-74页 |
·本章小结 | 第74-75页 |
第4章 并行信号处理板的 PCI总线设计和 C64x的 PCI驱动设计 | 第75-85页 |
·PCI总线设计 | 第75-77页 |
·CPCI总线和 PCI桥简介 | 第75-76页 |
·第二级 PCI总线结构设计 | 第76-77页 |
·C64x DSP的PCI驱动程序设计 | 第77-84页 |
·C64x的PCI驱动程序框架 | 第77-78页 |
·驱动程序中的基本成员函数 | 第78-80页 |
·应用程序与驱动程序的通信 | 第80-82页 |
·驱动程序与应用程序的通信 | 第82页 |
·C64x DSP的主模式写传输 | 第82-84页 |
·本章小结 | 第84-85页 |
结论 | 第85-87页 |
参考文献 | 第87-90页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第90-91页 |
致谢 | 第91-93页 |
附录 A | 第93-94页 |