| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第7-9页 |
| ·引言 | 第7-8页 |
| ·论文研究的意义 | 第8-9页 |
| 第二章 FH-CDMA系统基本原理 | 第9-12页 |
| ·跳频 | 第9页 |
| ·码分多址(CDMA) | 第9页 |
| ·跳频码分多址(FH-CDMA) | 第9页 |
| ·FH-CDMA系统结构 | 第9-10页 |
| ·主要性能指标 | 第10-12页 |
| 第三章 FH-CDMA伪码调制 | 第12-16页 |
| ·伪码调制基本原理 | 第12页 |
| ·M序列的产生 | 第12-14页 |
| ·伪码调制中的分频技术 | 第14-16页 |
| 第四章 FH-CDMA发送端电路的实现 | 第16-22页 |
| ·跳频信号发送原理 | 第16页 |
| ·跳频图案与跳频频率表 | 第16-17页 |
| ·跳频序列发生器 | 第17-18页 |
| ·频率合成器的设计 | 第18-22页 |
| 第五章 FH-CDMA接收同步实现方法 | 第22-30页 |
| ·跳频信号的起始同步 | 第22-23页 |
| ·数字式跳频同步搜索电路 | 第23页 |
| ·跳频同步识别 | 第23-25页 |
| ·同步跟踪 | 第25-27页 |
| ·FH-COMA系统主要硬件电路设计 | 第27-30页 |
| 第六章 FH-CDMA在 GPS-AVL系统中的应用 | 第30-37页 |
| ·GPS-AVL系统 | 第30-31页 |
| ·FH-CDMA在 GPS-AVL系统中应用设计 | 第31-33页 |
| ·频率合成技术的实现 | 第33页 |
| ·跳频同步的硬件设计 | 第33-35页 |
| ·GPS-AVL系统组网方案 | 第35-37页 |
| 结论 | 第37-38页 |
| 致谢 | 第38-39页 |
| 参考文献 | 第39-41页 |
| 附录 | 第41-43页 |
| 附录1 74LS195芯片介绍 | 第41-42页 |
| 附录2 AD9952芯片介绍 | 第42-43页 |