摘 要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目 录 | 第6-9页 |
缩略语 | 第9-10页 |
第一章 引言 | 第10-11页 |
·课题背景 | 第10-11页 |
·研究目标 | 第11页 |
第二章 分组语音处理关键技术分析 | 第11-22页 |
·语音压缩编解码技术 | 第12-16页 |
·G.711 | 第14页 |
·G.723 | 第14页 |
·G.729 | 第14-16页 |
·静音压缩技术(VAD/CNG) | 第16页 |
·回声消除技术(EC) | 第16-17页 |
·语音实时传输/控制(RTP/RTCP) | 第17-20页 |
·FoIP技术 | 第20-22页 |
·传真原理综述 | 第20页 |
·FoIP | 第20-22页 |
第三章 分组语音处理模块总体方案设计 | 第22-31页 |
·分组语音处理模块设计需求 | 第22-24页 |
·分组语音处理标准 | 第22-23页 |
·SYS6K系统总体设计需求 | 第23-24页 |
·分组语音处理模块(PVM)总体方案 | 第24-31页 |
·综合接入媒体网关SYS6K总体方案 | 第24-27页 |
·窄带语音交换部分 | 第26页 |
·宽带数据处理部分 | 第26-27页 |
·分组语音处理模块(PVM)总体方案设计 | 第27-31页 |
·语音编解码芯片选型 | 第27-30页 |
·AudioCodes公司的TPM800 | 第28-29页 |
·MindSpeed公司的Miro82510 | 第29页 |
·BroadCom公司的Calisto BCM1510 | 第29-30页 |
·分组语音处理模块实现方案设计 | 第30-31页 |
第四章 分组语音处理模块的硬件实现 | 第31-44页 |
·硬件电路设计 | 第31-41页 |
·Calisto阵列部分 | 第33-36页 |
·TDM接口 | 第34页 |
·SDRAM接口 | 第34-35页 |
·SPICE BUS接口 | 第35-36页 |
·SPICEBRIDGE | 第36-38页 |
·PVM的加载 | 第38-39页 |
·BCM5325 | 第39-40页 |
·电源设计 | 第40页 |
·时钟设计 | 第40-41页 |
·单板结构及PCB设计简述 | 第41-44页 |
·单板结构设计 | 第41-43页 |
·单板PCB布局布线 | 第43-44页 |
第五章 分组语音处理模块的硬件调测 | 第44-62页 |
·硬件驱动设计分析 | 第44-55页 |
·硬件初始化 | 第44-45页 |
·与PVM芯片的接口 | 第45-52页 |
·与BCM1510的通信 | 第45-51页 |
·对SPICEBRIDGE的控制 | 第51-52页 |
·与上层软件的接口 | 第52-54页 |
·超时处理 | 第54-55页 |
·分组语音处理模块的硬件测试信号分析 | 第55-62页 |
·上电信号 | 第55-57页 |
·时钟信号 | 第57-58页 |
·复位信号 | 第58页 |
·网口差分信号 | 第58-59页 |
·MII口信号时序 | 第59-62页 |
第 六 章 结 论 | 第62-64页 |
参考文献 | 第64-65页 |
致 谢 | 第65-66页 |
个人简历 | 第66-67页 |
附 录 | 第67-75页 |
附: 单板硬件实测信号波形图 | 第67-75页 |