RS码编译码及其快速实现
第一章 绪论 | 第1-8页 |
1.1 课题意义及应用背景 | 第5页 |
1.2 数字通信系统的组成和信道编码理论 | 第5-6页 |
1.3 可编程ASIC的概述 | 第6-8页 |
第二章 线性分组码,循环码和BCH码 | 第8-12页 |
2.1 线性分组码 | 第8-10页 |
2.2 循环码研究 | 第10-11页 |
2.3 BCH码 | 第11-12页 |
第三章 RS码 | 第12-27页 |
3.1 RS码简介 | 第12-13页 |
3.2 RS码的编码方法 | 第13页 |
3.3 RS码的时域译码算法 | 第13-22页 |
3.4 RS码的频域译码 | 第22-23页 |
3.5 频域译码的计算机模拟 | 第23-25页 |
3.6 RS码的性能 | 第25-27页 |
第四章 RS编译码的硬件实现 | 第27-51页 |
4.1 可编程逻辑器件 | 第27-35页 |
4.2 基于VHDL的FPGA的设计方法 | 第35-38页 |
4.3 RS码的编译码的硬件实现 | 第38-50页 |
4.4 译码器性能评估 | 第50-51页 |
第五章 卷积码 | 第51-56页 |
5.1 卷积码简介 | 第51-52页 |
5.2 卷积码的编译码原理 | 第52-56页 |
第六章 TURBO码 | 第56-61页 |
6.1 TURBO码简介 | 第56-57页 |
6.2 TURBO码的基本构造 | 第57-58页 |
6.3 TURBO码的性能 | 第58-59页 |
6.4 TURBO码的改进及应用 | 第59-61页 |
致谢 | 第61-65页 |
参考文献 | 第65-66页 |