首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

通用串行总线(USB2.0)的IP核设计

摘要第1-5页
Abstract第5-9页
第1章 绪论第9-15页
   ·课题的背景第9-10页
   ·国内外研究现状第10-12页
   ·IP 核的概念和分类第12-13页
   ·论文研究内容第13-15页
第2章 USB2.0协议简介第15-33页
   ·USB2.0 总线的拓扑结构第15-16页
   ·信息包第16-19页
     ·包格式第16-18页
     ·包字段的格式第18-19页
   ·事务的类型第19-22页
     ·IN 事务第19-21页
     ·OUT 事务第21页
     ·控制传输的事务第21-22页
     ·PING 事务第22页
   ·USB2.0 的传输类型第22-27页
     ·批量传输第23-24页
     ·控制传输第24-25页
     ·中断传输第25-26页
     ·同步传输第26-27页
   ·错误的检测和处理第27-32页
     ·包错误的检测和处理第27-28页
     ·包结束符的检测和处理第28-29页
     ·数据切换错误的检测和处理第29-32页
   ·本章小节第32-33页
第3章 USB2.0的IP核的设计与仿真第33-48页
   ·USB2.0 的IP 核的设计指标与子模块的划分第33-34页
     ·设计的技术指标第33页
     ·USB2.0 的IP 核的子模块的划分第33-34页
   ·UTMI 模块的设计与仿真第34-38页
     ·UTMI 接口模块的设计第34-35页
     ·总线时间检测实现第35-37页
     ·UTMI 接口模块的仿真第37-38页
   ·协议层模块的设计与仿真第38-41页
     ·协议层模块的设计第38-39页
     ·包组装器模块第39页
     ·包拆装器模块第39-40页
     ·协议层模块的仿真第40-41页
   ·寄存器管理模块设计第41-43页
     ·控制器寄存器第42-43页
     ·端点寄存器第43页
   ·仲裁器与存储器接口模块设计与仿真第43-44页
     ·仲裁器与存储器接口模块的设计第43-44页
     ·仲裁器和存储器接口模块的仿真第44页
   ·功能接口模块的设计与仿真第44-46页
     ·功能接口模块的设计第44-45页
     ·功能接口模块的仿真第45-46页
   ·顶层模块第46-47页
   ·本章小结第47-48页
第4章 USB2.0的IP核的FPGA验证第48-55页
   ·测试平台器件的选择第48-50页
     ·FPGA 的选择第48-49页
     ·微处理器的选择第49页
     ·USB2.0 的物理收发器芯片的选择第49-50页
   ·USB2.0 的IP 核的验证第50-54页
     ·电路图的设计第50-51页
     ·FPGA 硬件电路的设计部分第51-52页
     ·NIOS II 的软件程序第52页
     ·驱动程序的编写第52-53页
     ·验证与IP 核的速度测试过程第53-54页
   ·本章小结第54-55页
结论第55-56页
参考文献第56-60页
致谢第60页

论文共60页,点击 下载论文
上一篇:机载平台红外成像仿真技术研究
下一篇:静电放电(ESD)辐射特性的研究