单片荧光灯镇流器芯片的设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-11页 |
| ·背景 | 第8页 |
| ·选题意义 | 第8-10页 |
| ·国内外研究现状 | 第10页 |
| ·本论文主要工作 | 第10-11页 |
| 第二章 系统设计 | 第11-18页 |
| ·荧光灯特性分析 | 第11-12页 |
| ·总体电路设计 | 第12-14页 |
| ·芯片引脚及其工作点的设置 | 第14-18页 |
| ·PFC电路引脚工作点的设置 | 第14-16页 |
| ·半桥驱动电路引脚的设置 | 第16-18页 |
| 第三章 内部模块电路设计 | 第18-49页 |
| ·有源功率因数校正(APFC)部分 | 第18-39页 |
| ·偏置电流电路模块 | 第18-21页 |
| ·供电电压嵌位电路 | 第21-23页 |
| ·基准电压产生电路 | 第23-25页 |
| ·误差放大器 | 第25-29页 |
| ·乘法器电路的设计 | 第29-36页 |
| ·PFC环路控制 | 第36-39页 |
| ·半桥驱动电路 | 第39-49页 |
| ·点灯时序设计 | 第40页 |
| ·自举电路的设计 | 第40-41页 |
| ·高压电平移位电路 | 第41-42页 |
| ·死区时间产生电路 | 第42-44页 |
| ·振荡器模块的设计 | 第44-47页 |
| ·对灯的驱动 | 第47-49页 |
| 第四章 版图设计 | 第49-58页 |
| ·TRENCH隔离工艺 | 第49-50页 |
| ·TSOI版图设计 | 第50-51页 |
| ·模块电路版图设计 | 第51-58页 |
| ·模拟版图设计 | 第52-53页 |
| ·数字版图设计 | 第53-55页 |
| ·VDMOS版图 | 第55-56页 |
| ·镇流器芯片的整体版图 | 第56-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 申请学位期间的研究成果及发表的学术论文 | 第61-62页 |
| 致谢 | 第62页 |