基于FPGA的多核片上网络平台设计
摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第14-22页 |
1.1 多核片上网络平台研究的背景与意义 | 第14-15页 |
1.2 关键技术概述 | 第15-20页 |
1.2.1 NoC技术概述 | 第15-17页 |
1.2.2 处理器概述 | 第17-19页 |
1.2.3 硬件平台概述 | 第19-20页 |
1.3 论文的结构安排 | 第20-22页 |
第二章 NoC交换网络设计与实现 | 第22-43页 |
2.1 拓扑结构 | 第22-26页 |
2.1.1 规则网络拓扑结构 | 第22-24页 |
2.1.2 非规则网络拓扑结构 | 第24-26页 |
2.2 路由算法 | 第26-27页 |
2.2.1 确定性路由 | 第26-27页 |
2.2.2 自适应路由 | 第27页 |
2.3 交换技术 | 第27-31页 |
2.3.1 电路交换 | 第27-28页 |
2.3.2 包交换 | 第28-31页 |
2.4 硬件实现 | 第31-42页 |
2.4.1 路由算法 | 第31-32页 |
2.4.2 交换结构 | 第32-39页 |
2.4.3 NI实现 | 第39-42页 |
2.5 本章小结 | 第42-43页 |
第三章 NoC计算单元设计与实现 | 第43-57页 |
3.1 RISC处理器设计方法概述 | 第43-44页 |
3.2 RISC处理器的资源架构设计 | 第44-46页 |
3.2.1 RISC处理器的硬件资源结构 | 第45页 |
3.2.2 RISC处理器的软件资源结构 | 第45-46页 |
3.3 RISC处理器指令集架构设计 | 第46-51页 |
3.3.1 指令集设计 | 第46-48页 |
3.3.2 流水线设计 | 第48-51页 |
3.4 RISC处理器工作工程 | 第51-56页 |
3.5 本章小结 | 第56-57页 |
第四章 多核片上网络平台的搭建与应用 | 第57-75页 |
4.1 多核片上网络平台搭建 | 第57-61页 |
4.2 极化码BP译码算法在多核平台的应用 | 第61-74页 |
4.2.1 极化码译码简介 | 第61-66页 |
4.2.2 BP译码算法在多核平台的映射 | 第66-74页 |
4.3 本章小结 | 第74-75页 |
第五章 总结与展望 | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-81页 |
攻读硕士期间的研究成果 | 第81页 |