摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·引言 | 第7页 |
·合成孔径雷达简介 | 第7页 |
·FPGA 系统实现数字信号处理 | 第7-8页 |
·SAR 成像的实时处理 | 第8-9页 |
·论文内容安排 | 第9-11页 |
第二章 SAR 预处理的FPGA 设计 | 第11-25页 |
·引言 | 第11-12页 |
·FIR 滤波器的基础理论及基本的设计方法 | 第12-14页 |
·FIR 滤波器原理 | 第12-13页 |
·基于窗函数的FIR 滤波器设计 | 第13-14页 |
·SAR 的距离向预处理 | 第14-19页 |
·距离向预处理理论 | 第14-15页 |
·混频处理 | 第15页 |
·低通滤波 | 第15-16页 |
·FIR 滤波器的优化结构 | 第16-19页 |
·SAR 的方位向预处理 | 第19-23页 |
·方位向预滤波的基本原理 | 第19-21页 |
·在FPGA 中的实现 | 第21-22页 |
·仿真结果 | 第22-23页 |
·性能分析 | 第23页 |
·本章小结 | 第23-25页 |
第三章 基于FPGA 的脉冲压缩设计 | 第25-43页 |
·引言 | 第25页 |
·线性调频信号 | 第25-28页 |
·LFM 信号的时域特性 | 第26-27页 |
·LFM 信号的频域特性 | 第27-28页 |
·脉冲压缩 | 第28-30页 |
·脉冲压缩原理 | 第28-29页 |
·线性调频信号的时域压缩 | 第29-30页 |
·线性调频信号的频域匹配滤波器 | 第30页 |
·脉冲压缩的硬件实现分析 | 第30-34页 |
·脉冲压缩的FPGA 实现 | 第34-38页 |
·模块复用脉冲压缩的FPGA 实现 | 第34-37页 |
·仿真及性能结果分析 | 第37-38页 |
·滤波器设计中的量化问题 | 第38-41页 |
·FIR 系统系数量化效应 | 第39-40页 |
·数字滤波器中舍入噪声效应 | 第40-41页 |
·本章小结 | 第41-43页 |
第四章 DDRII 在SAR 实时信号处理中的应用 | 第43-61页 |
·引言 | 第43页 |
·DDRII SDRAM 简介 | 第43-46页 |
·Altera IP Core 简介 | 第46-54页 |
·IP Core 功能 | 第47-48页 |
·IP Core 提供的用户接口和时序 | 第48-49页 |
·IP Core 的设置以及在QuartusII 中的设置 | 第49-54页 |
·DDRII 在转置中的应用 | 第54-58页 |
·DDRII_neneral 模块说明 | 第54-55页 |
·转置的实现 | 第55-57页 |
·仿真结果及性能分析 | 第57-58页 |
·本章小结 | 第58-61页 |
第五章 工作总结与展望 | 第61-63页 |
·本文工作总结 | 第61-62页 |
·课题展望 | 第62-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
作者在攻读硕士学位期间(合作)的研究成果 | 第67-68页 |