基于FPGA的通用雷达信号处理机的设计与实现
摘要 | 第5-6页 |
Abstract | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景 | 第16-17页 |
1.2 本文的研究工作 | 第17-18页 |
1.3 论文的组织结构 | 第18-20页 |
第二章 毫米波雷达工作体制研究 | 第20-32页 |
2.1 毫米波雷达工作频段 | 第20页 |
2.2 毫米波雷达工作体制 | 第20-25页 |
2.2.1 单频连续波 | 第21页 |
2.2.2 双频连续波 | 第21-23页 |
2.2.3 多频连续波(MFCW) | 第23-24页 |
2.2.4 调频连续波(FMCW) | 第24-25页 |
2.3 主要设计目标 | 第25-31页 |
2.3.1 本文选用的前端毫米波探测传感器 | 第25-27页 |
2.3.2 本文所采用的雷达工作体制 | 第27-28页 |
2.3.3 本文采用的双接收天线测角原理 | 第28-29页 |
2.3.4 雷达系统关键参数设计 | 第29-31页 |
2.4 本章小结 | 第31-32页 |
第三章 毫米波雷达中频信号处理机总体结构设计 | 第32-52页 |
3.1 处理机系统的总体设计 | 第32-33页 |
3.2 雷达频率校准 | 第33-36页 |
3.3 调制波形的产生 | 第36-38页 |
3.4 回波中频信号预处理 | 第38-39页 |
3.5 回波中频信号AD转换 | 第39-41页 |
3.5.1 单端转差分 | 第39-40页 |
3.5.2 差分AD转换 | 第40-41页 |
3.6 辅助电路 | 第41-47页 |
3.6.1 存储电路 | 第41-43页 |
3.6.2 通信电路 | 第43-47页 |
3.7 目标信息的获取 | 第47-48页 |
3.8 系统对外接 | 第48-50页 |
3.9 本章小结 | 第50-52页 |
第四章 毫米波雷达中频信号处理机的设计与实现 | 第52-80页 |
4.1 整体电路结构 | 第52-53页 |
4.2 硬件电路设计 | 第53-62页 |
4.2.1 输入信号调理电路 | 第53-56页 |
4.2.2 调制信号产生电路 | 第56-57页 |
4.2.3 辅助功能电路 | 第57-59页 |
4.2.4 电源电路和时钟电路 | 第59-61页 |
4.2.5 校准电路 | 第61-62页 |
4.3 板级信号完整性 | 第62-69页 |
4.3.1 板层分布 | 第62-64页 |
4.3.2 电路的布局布线 | 第64-65页 |
4.3.3 内电层的分割和数模接地 | 第65-69页 |
4.4 FPGA内部电路设计 | 第69-72页 |
4.4.1 调制波形产生模块 | 第69-70页 |
4.4.2 偏移校正及FIR滤波模块 | 第70页 |
4.4.3 降采样电路 | 第70-71页 |
4.4.4 同步信号产生电路 | 第71页 |
4.4.5 频率检测电路 | 第71页 |
4.4.6 综合运算电路 | 第71-72页 |
4.5 系统测试 | 第72-77页 |
4.5.1 空旷场地测试 | 第72页 |
4.5.2 微波暗室测试 | 第72-75页 |
4.5.3 外场无人机测试 | 第75-77页 |
4.6 本章小结 | 第77-80页 |
第五章 总结与展望 | 第80-82页 |
5.1 完成的工作 | 第80页 |
5.2 不足和改善 | 第80-82页 |
参考文献 | 第82-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |