| 摘要 | 第3-5页 |
| abstract | 第5-6页 |
| 注释表 | 第13-14页 |
| 第1章 引言 | 第14-19页 |
| 1.1 研究背景及意义 | 第14-15页 |
| 1.2 国内外研究现状 | 第15-16页 |
| 1.3 研究内容 | 第16-17页 |
| 1.4 论文组织结构 | 第17-19页 |
| 第2章 相关背景技术 | 第19-29页 |
| 2.1 深度报文检测技术 | 第19-20页 |
| 2.1.1 传统报文检测技术 | 第19页 |
| 2.1.2 深度报文检测技术 | 第19-20页 |
| 2.2 匹配算法 | 第20-23页 |
| 2.2.1 AC算法 | 第21-22页 |
| 2.2.2 Wu-Manber算法 | 第22-23页 |
| 2.3 Tilera众核处理器 | 第23-28页 |
| 2.3.1 TILE-Gx36众核架构及系统软件栈 | 第23-25页 |
| 2.3.2 TILE-Gx36核分类 | 第25-26页 |
| 2.3.3 TILE-Gx36协处理器mPIPE | 第26-28页 |
| 2.4 本章小结 | 第28-29页 |
| 第3章 众核DPI装置需求分析与总体设计 | 第29-36页 |
| 3.1 需求分析 | 第29页 |
| 3.2 总体设计 | 第29-32页 |
| 3.3 并行结构设计 | 第32-35页 |
| 3.3.1 数据并行 | 第32-33页 |
| 3.3.2 任务并行 | 第33-35页 |
| 3.4 本章小结 | 第35-36页 |
| 第4章 众核DPI装置各重要单元的设计与实现 | 第36-53页 |
| 4.1 数据包接收解析模块的实现 | 第36-41页 |
| 4.1.1 数据包接收的实现 | 第37-39页 |
| 4.1.2 HTTP数据包解析实现 | 第39-40页 |
| 4.1.3 DNS查询与应答包解析实现 | 第40-41页 |
| 4.2 应用识别与查询模块设计与实现 | 第41-49页 |
| 4.2.1 匹配算法 | 第42-44页 |
| 4.2.2 产品ID提取 | 第44-46页 |
| 4.2.3 快速产品信息查询设计与实现 | 第46-49页 |
| 4.3 DNS查表更新模块设计与实现 | 第49-51页 |
| 4.4 日志合成与输出模块实现 | 第51-52页 |
| 4.5 本章总结 | 第52-53页 |
| 第5章 众核DPI装置测试与优化 | 第53-73页 |
| 5.1 实验需求与环境搭建 | 第53-55页 |
| 5.1.1 实验硬件环境 | 第53-54页 |
| 5.1.2 实验软件环境 | 第54-55页 |
| 5.2 测试方法 | 第55-57页 |
| 5.2.1 测试使用软硬件资源 | 第55页 |
| 5.2.2 测试方案 | 第55-57页 |
| 5.3 测试结果及分析 | 第57-66页 |
| 5.3.1 众核DPI装置功能测试结果及分析 | 第57-59页 |
| 5.3.2 众核DPI装置性能测试结果及分析 | 第59-66页 |
| 5.4 性能优化 | 第66-72页 |
| 5.4.1 核类型优化 | 第66-68页 |
| 5.4.2 内存缓存机制优化 | 第68-71页 |
| 5.4.3 内存大页面优化 | 第71-72页 |
| 5.5 本章小结 | 第72-73页 |
| 第6章 总结与展望 | 第73-75页 |
| 6.1 总结 | 第73-74页 |
| 6.2 展望 | 第74-75页 |
| 参考文献 | 第75-79页 |
| 致谢 | 第79-80页 |
| 攻读硕士学位期间从事的科研工作及取得的成果 | 第80页 |