摘要 | 第5-7页 |
abstract | 第7-8页 |
缩略词和术语 | 第12-13页 |
第一章 绪论 | 第13-24页 |
1.1 直接数字频率合成器(DDS)的概念与应用领域 | 第13-15页 |
1.2 国际学术界对直接数字频率合成器关键技术的研究现状 | 第15-16页 |
1.3 国际工业界直接数字频率合成器产品的现状与发展趋势 | 第16-21页 |
1.4 本论文的主要贡献与创新 | 第21-23页 |
1.5 本论文的结构安排 | 第23-24页 |
第二章 2.5GHz直接数字频率合成器芯片系统结构设计 | 第24-39页 |
2.1 芯片系统结构与研究方案 | 第24-30页 |
2.1.1 芯片系统结构与功能模块 | 第24-26页 |
2.1.2 芯片设计指标分析 | 第26-27页 |
2.1.3 研究方案与研究内容 | 第27-30页 |
2.2 改善DDS芯片输出SFDR参数的数字辅助预失真校准技术 | 第30-38页 |
2.2.1 数字辅助预失真校准技术原理 | 第30-32页 |
2.2.2 幅度和相位量化位宽效应的数学分析与matlab仿真验证 | 第32-36页 |
2.2.3 DDS芯片中数字辅助预失真校准功能的实现方案 | 第36-38页 |
2.3 本章小结 | 第38-39页 |
第三章 高性能相幅转换算法设计 | 第39-63页 |
3.1 相幅转换技术概述 | 第39-47页 |
3.2 CORDIC算法在物理实现时的考虑因素 | 第47-54页 |
3.3 对excess-four结构CORDIC算法的优化改进与高速实现 | 第54-62页 |
3.3.1 对excess-four结构CORDIC算法的低功耗改进 | 第54-58页 |
3.3.2 基于线性相位内插的高速并行结构 | 第58-60页 |
3.3.3 算法性能比较 | 第60-62页 |
3.4 本章小结 | 第62-63页 |
第四章 14位 2.5GHz电流舵D/A转换器电路设计 | 第63-86页 |
4.1 高速电流舵D/A转换器设计技术概述 | 第63-72页 |
4.2 D/A转换器工作频率接近工艺极限时的设计难点 | 第72-76页 |
4.3 带8选 1MUX的14位 2.5GHz电流舵D/A转换器设计 | 第76-82页 |
4.3.1 PMOS电流源阵列偏置电路 | 第77-78页 |
4.3.2 数据重采样与开关驱动电路 | 第78-80页 |
4.3.3 高速8选 1MUX电路结构与时序方案 | 第80-81页 |
4.3.4 动态元件匹配功能的实现方案 | 第81-82页 |
4.4 带8选 1MUX的14位 2.5GHz电流舵D/A转换器的仿真验证 | 第82-85页 |
4.5 本章小结 | 第85-86页 |
第五章 多芯片同步电路设计 | 第86-97页 |
5.1 多芯片同步问题的由来 | 第86-87页 |
5.2 传统多芯片同步电路的结构与特点概述 | 第87-92页 |
5.2.1 传统多芯片同步电路结构 | 第87-89页 |
5.2.2 国际上已有的一些解决方案 | 第89-92页 |
5.3 基于分集技术的高可靠多芯片同步电路设计 | 第92-96页 |
5.3.1 同步信号发送端方案 | 第92-93页 |
5.3.2 同步信号接收端方案 | 第93-96页 |
5.3.3 方案评价 | 第96页 |
5.4 本章小结 | 第96-97页 |
第六章 芯片版图设计与实测结果 | 第97-121页 |
6.1 版图设计 | 第97-102页 |
6.1.1 DDS总体版图布局 | 第97-100页 |
6.1.2 高速DAC单元版图设计 | 第100-102页 |
6.2 实测结果 | 第102-120页 |
6.2.1 数字辅助预失真功能的实测效果 | 第103-107页 |
6.2.2 改进型CORDIC算法的实测效果与比较评价 | 第107-111页 |
6.2.3 动态元件匹配功能的实测效果与比较评价 | 第111-116页 |
6.2.4 DDS芯片实测结果的总体比较评价 | 第116-120页 |
6.3 本章小结 | 第120-121页 |
第七章 全文总结与展望 | 第121-124页 |
7.1 全文总结 | 第121-122页 |
7.2 后续工作展望 | 第122-124页 |
致谢 | 第124-125页 |
参考文献 | 第125-134页 |
攻读博士学位期间取得的成果 | 第134-136页 |