首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达:按体制分论文

基于线性调频的多目标测距系统硬件设计和实现

摘要第5-6页
abstract第6页
第一章 绪论第10-14页
    1.1 课题背景及国内外研究现状第10-12页
    1.2 本文主要工作及结构安排第12-14页
第二章 系统方案设计第14-40页
    2.1 静止目标的LFMCW雷达原理第14-16页
        2.1.1 基本原理第14-15页
        2.1.2 性能分析第15-16页
    2.2 S参数及信号流图描述法第16-21页
    2.3 DAS仿真方法第21-24页
        2.3.1 基于MATLAB仿真第21-22页
        2.3.2 基于ADS仿真第22-24页
    2.4 系统指标分析第24页
    2.5 系统总体方案选择第24-25页
        2.5.1 系统总体方案描述第24-25页
        2.5.2 系统框图第25页
    2.6 射频模块方案第25-37页
        2.6.1 频率合成技术选择第25-32页
            2.6.1.1 DDS原理第26页
            2.6.1.2 DDS的DAC过程分析第26-28页
            2.6.1.3 DDS的杂散分析第28页
            2.6.1.4 DDS方案选择第28-29页
            2.6.1.5 锁相环原理第29页
            2.6.1.6 锁相环性能分析第29-31页
            2.6.1.7 锁相环方案选择第31-32页
        2.6.2 信号的上变频第32-33页
            2.6.2.1 上变频混频器第32页
            2.6.2.2 本振频率及DDS扫频范围的选取第32-33页
        2.6.3 射频滤波第33-34页
        2.6.4 射频放大第34页
        2.6.5 耦合器第34-35页
        2.6.6 增益控制第35页
        2.6.7 收发信号混频方案第35-36页
        2.6.8 DAS接口方案第36-37页
    2.7 中频放大、单端转差分及ADC方案第37-38页
        2.7.1 中频放大及单端转差分第37页
        2.7.2 ADC方案第37-38页
        2.7.3 目标实际距离和ADC结果的关系第38页
    2.8 控制及数据处理方案第38-39页
    2.9 本章小结第39-40页
第三章 硬件电路设计与实现第40-61页
    3.1 射频部分电路的实现第40-50页
        3.1.1 线性调频源的实现第40-45页
            3.1.1.1 锁相环的时钟源第40-41页
            3.1.1.2 锁相环电路的实现第41-42页
            3.1.1.3 DDS电路的实现第42-44页
            3.1.1.4 上变频电路的实现第44-45页
            3.1.1.5 线性调频源的PCB版图及实物图第45页
        3.1.2 射频链路其他部分的实现第45-48页
            3.1.2.1 上变频混频器输出到耦合器输出的实现第45-46页
            3.1.2.2 发射支路的实现第46页
            3.1.2.3 接收支路的实现第46-47页
            3.1.2.4 本振支路及收发混频器电路的实现第47-48页
            3.1.2.5 检波器电路的实现第48页
        3.1.3 整个射频部分的PCB版图及实物图第48-49页
        3.1.4 整个射频部分的原理框图第49-50页
    3.2 DDS的扫频步进设置与分析第50-51页
    3.3 射频部分仿真第51-54页
    3.4 中频输出及ADC电路的实现第54-57页
        3.4.1 中频的单端放大及滤波电路第54-55页
        3.4.2 单端转差分电路第55-56页
        3.4.3 ADC电路第56-57页
    3.5 控制及数据处理部分设计第57-58页
    3.6 电源部分第58-59页
    3.7 PCB布板及各部分的连接第59-60页
    3.8 本章小结第60-61页
第四章 系统测试第61-75页
    4.1、射频链路测试第61-67页
        4.1.1 时钟晶振测试第61-62页
        4.1.2 锁相环测试第62-63页
        4.1.3 DDS输出测试第63-65页
        4.1.4 发射端输出测试第65-66页
        4.1.5 检波器测试第66-67页
    4.2 ADC测试第67-68页
    4.3 系统测试第68-74页
        4.3.1 系统配置说明第68-69页
        4.3.2 系统灵敏度测试第69页
        4.3.3 单目标测试第69-71页
        4.3.4 系统分辨率测试第71-73页
        4.3.5 实际DAS测试第73-74页
    4.4 本章小结第74-75页
第五章 总结与展望第75-81页
    5.1 方案改进历史第75页
    5.2 进一步提升空间第75-80页
        5.2.1 基于IQ两路的方法消除射频板影响第75-76页
        5.2.2 提升多目标检测时的灵敏度第76-80页
            5.2.2.1 多次采样取均值方案第76-78页
            5.2.2.2 滤波器选通放大方案第78-79页
            5.2.2.3 降低发射信号的杂散第79-80页
    5.3 创新与不足第80页
    5.4 本章小结第80-81页
致谢第81-82页
参考文献第82-85页

论文共85页,点击 下载论文
上一篇:内差相干接收相位估计技术与测试验证研究
下一篇:发动机涡轮叶片高低周复合疲劳寿命预测与可靠性分析