基于FPGA的工业图像采集及预处理系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-13页 |
| ·研究意义 | 第8页 |
| ·工业图像采集和预处理系统特点 | 第8页 |
| ·发展现状与趋势 | 第8-11页 |
| ·FPGA应用于图像采集和预处理领域的优势 | 第9-10页 |
| ·图像预处理技术的发展 | 第10-11页 |
| ·研究内容 | 第11-13页 |
| 2 系统总体设计方案 | 第13-18页 |
| ·系统工作流程 | 第13页 |
| ·系统硬件设计方案 | 第13-14页 |
| ·系统软件设计方案 | 第14-17页 |
| ·可编程逻辑电路设计流程 | 第14-15页 |
| ·系统各模块设计‘方案 | 第15-16页 |
| ·SOPC设计方案 | 第16-17页 |
| ·小结 | 第17-18页 |
| 3 系统硬件设计 | 第18-26页 |
| ·图像传感器模块 | 第18-20页 |
| ·主板控制模块 | 第20-22页 |
| ·FPGA芯片选型 | 第20页 |
| ·SRAM芯片选型 | 第20-21页 |
| ·SDRAM芯片选型 | 第21页 |
| ·FLASH芯片选型 | 第21-22页 |
| ·显示模块 | 第22-25页 |
| ·小结 | 第25-26页 |
| 4 系统软件设计 | 第26-48页 |
| ·SOPC设计 | 第26-27页 |
| ·图像采集模块设计 | 第27-32页 |
| ·OV2643的初始化 | 第27-29页 |
| ·CMOS仿真测试源设计 | 第29-30页 |
| ·图像裁剪模块设计 | 第30-32页 |
| ·单片SRAM乒乓操作设计 | 第32-37页 |
| ·SRAM仿真模型的建立 | 第32-33页 |
| ·SRAM数据写入端异步时钟域的处理 | 第33-34页 |
| ·SRAM控制模块 | 第34-37页 |
| ·单片SDRAM乒乓操作设计 | 第37-42页 |
| ·SDRAM控制器设计 | 第38-40页 |
| ·读写FIFO设计 | 第40-42页 |
| ·写FIFO设计 | 第40-41页 |
| ·读FIFO设计 | 第41-42页 |
| ·SDRAM片内乒乓操作 | 第42页 |
| ·显示时序生成模块 | 第42-44页 |
| ·LVDS串行编码模块 | 第44-47页 |
| ·小结 | 第47-48页 |
| 5 图像预处理算法设计 | 第48-57页 |
| ·图像去噪算法设计 | 第48-54页 |
| ·滤波窗口的实现 | 第48-50页 |
| ·中值滤波设计 | 第50-54页 |
| ·图像边缘检测设计 | 第54-56页 |
| ·小结 | 第56-57页 |
| 6 系统整体优化及实验结果分析 | 第57-64页 |
| ·系统整体优化 | 第57-61页 |
| ·组合逻辑和时序逻辑 | 第57-58页 |
| ·异步时钟域的处理 | 第58页 |
| ·系统逻辑资源的分配 | 第58-60页 |
| ·系统脱机工作的实现方式 | 第60-61页 |
| ·实验结果分析 | 第61-63页 |
| ·工业图像采集及预处理系统实物 | 第61页 |
| ·图像采集测试与分析 | 第61-62页 |
| ·图像预处理实验与分析 | 第62-63页 |
| ·小结 | 第63-64页 |
| 7 总结与展望 | 第64-66页 |
| ·系统设计总结 | 第64页 |
| ·工作展望 | 第64-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 附录 NIOSⅡ核示意图 | 第70页 |