通信控制单板设计及其HDLC通信链路实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-16页 |
·研究背景及意义 | 第10-11页 |
·研究现状 | 第11-13页 |
·主要内容及目标 | 第13-16页 |
第2章 CDMA2000型全IP基站系统结构 | 第16-25页 |
·全IP基站通信系统性能及其通信接口 | 第16-20页 |
·CDMA2000全IP通信网组成及性能优点 | 第16-19页 |
·CDMA2000基站网络的通信接口 | 第19-20页 |
·CDMA2000基站硬件架构及信令流程 | 第20-22页 |
·CDMA2000基站的硬件单板构成 | 第20-21页 |
·CDMA2000基站的信令流程 | 第21-22页 |
·通信控制单板在通话业务中的作用 | 第22-24页 |
·本章小结 | 第24-25页 |
第3章 基站通信控制单板的设计 | 第25-48页 |
·通信控制单板硬件整体设计框图 | 第25-26页 |
·处理器单元及通信单元设计 | 第26-31页 |
·单板核心处理单元 | 第26-27页 |
·主备倒换单元的设计 | 第27-28页 |
·IP通信单元的设计 | 第28-30页 |
·UART通信接口的设计 | 第30-31页 |
·总线转换单元的设计 | 第31-37页 |
·PCI9054的总线转换原理及设计 | 第31-34页 |
·PCI总线和LOCAL总线的仲裁 | 第34-36页 |
·PCI9054的初始化配置 | 第36-37页 |
·单板电源和系统时钟电路的设计 | 第37-43页 |
·系统电源的设计 | 第37-39页 |
·系统时钟电路的设计 | 第39-41页 |
·系统复位电路的设计 | 第41-42页 |
·存储器电路的设计 | 第42-43页 |
·单板硬件PCB的设计 | 第43-47页 |
·信号完整性概述 | 第43-45页 |
·CCP单板布局 | 第45-46页 |
·CCP单板布线及前后期的处理 | 第46-47页 |
·本章小结 | 第47-48页 |
第4章 HDLC发送链路的实现 | 第48-60页 |
·HDLC协议的介绍 | 第48-49页 |
·HDLC模块硬件实现及功能模块框图 | 第49-51页 |
·HDLC发送链路功能的实现 | 第51-59页 |
·HDLC_cpu_interface模块的实现 | 第52-54页 |
·Tx_read模块的实现 | 第54-56页 |
·Tx_trans模块的实现 | 第56-57页 |
·Parallel_serial模块的实现 | 第57-59页 |
·本章小结 | 第59-60页 |
第5章 通信控制单板功能测试 | 第60-71页 |
·测试环境建立 | 第60-61页 |
·CCP单板的单板性能测试 | 第61-70页 |
·通信控制单板电源调试 | 第61-62页 |
·总线转换单元接口调试 | 第62-63页 |
·UART的性能测试 | 第63-65页 |
·网口的电气测试 | 第65-67页 |
·CCP单板整机功能联合测试 | 第67-69页 |
·CCP单板无法启动故障测试 | 第69-70页 |
·本章小结 | 第70-71页 |
结论 | 第71-72页 |
参考文献 | 第72-76页 |
攻读学位期间发表的论文和取得的科研成果 | 第76-77页 |
致谢 | 第77-78页 |
附录 | 第78页 |