基于FPGA的流密码机设计
摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 绪论 | 第8-10页 |
·密码学的发展历史 | 第8页 |
·流密码的研究现状和发展趋势 | 第8-9页 |
·工作安排 | 第9-10页 |
第二章 流密码 | 第10-20页 |
·密码学基础 | 第10-13页 |
·密码学基本概念 | 第10-12页 |
·密码体制 | 第12-13页 |
·流密码基本概念 | 第13-16页 |
·流密码原理 | 第13-14页 |
·流密码分类 | 第14-16页 |
·密钥流的性质 | 第16-18页 |
·序列的周期性 | 第16页 |
·序列的随机性 | 第16-17页 |
·密钥流的基本要求 | 第17-18页 |
·小结 | 第18-20页 |
第三章 基于线性反馈移位寄存器的流密码 | 第20-32页 |
·线性反馈移位寄存器 | 第20-21页 |
·反馈移位寄存器 | 第20-21页 |
·线性反馈移位寄存器 | 第21页 |
·线性反馈移位寄存器的一元多项式表示 | 第21-23页 |
·特征多项式 | 第21-22页 |
·本原多项式 | 第22-23页 |
·m序列的性质及破解 | 第23-26页 |
·m序列的伪随机性 | 第23页 |
·m序列的线性复杂度 | 第23-24页 |
·m序列的破解 | 第24-26页 |
·基于线性反馈移位寄存器的流密码 | 第26-30页 |
·密钥流生成器 | 第27页 |
·非线性前馈序列生成器 | 第27-28页 |
·非线性组合序列生成器 | 第28-29页 |
·钟控序列生成器 | 第29-30页 |
·小结 | 第30-32页 |
第四章 流密码机的硬件结构及流密码生成器 | 第32-48页 |
·流密码机的硬件结构及FPGA选型 | 第32-33页 |
·流密码机的硬件结构 | 第32页 |
·器件选择 | 第32-33页 |
·可编程逻辑器件设计方法 | 第33-38页 |
·可编程逻辑器件简介 | 第33页 |
·FPGA的基本结构 | 第33-35页 |
·FPGA的设计流程 | 第35-38页 |
·硬件描述语言 | 第38-40页 |
·VHDL语言简介 | 第38-39页 |
·VHDL的设计单元 | 第39-40页 |
·流密码的设计 | 第40-42页 |
·流密码的设计方法 | 第40-41页 |
·流密码的总体编制 | 第41-42页 |
·流密码的算法设计 | 第42页 |
·流密码生成器 | 第42-46页 |
·RC4算法 | 第42-43页 |
·A5算法 | 第43-44页 |
·流密码生成电路 | 第44-46页 |
·小结 | 第46-48页 |
第五章 流密码机的FPGA设计及外围电路 | 第48-64页 |
·加解密原理 | 第48-49页 |
·FPGA实现数据加密 | 第49-55页 |
·FPGA实现数据解密 | 第55-57页 |
·单片机设计 | 第57-60页 |
·器件选择与接口电路 | 第57-58页 |
·键盘电路 | 第58-60页 |
·其它芯片 | 第60-61页 |
·E1芯片 | 第60-61页 |
·RAM芯片 | 第61页 |
·小结 | 第61-64页 |
第六章 总结与展望 | 第64-66页 |
致谢 | 第66-68页 |
参考文献 | 第68-70页 |
研究成果 | 第70页 |