CCSDS深空通信标准LDPC码编译码器设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-15页 |
·引言 | 第7-8页 |
·深空通信系统的组成及特点 | 第8-9页 |
·信道编码理论及其发展 | 第9-11页 |
·LDPC码的发展研究现状 | 第11-13页 |
·论文研究的主要内容 | 第13-15页 |
2 LDPC码理论基础绪论 | 第15-23页 |
·线性分组码 | 第15-17页 |
·线性分组码的生成矩阵和校验矩阵 | 第15-16页 |
·线性分组码的伴随式译码 | 第16-17页 |
·LDPC码的定义与结构 | 第17-23页 |
·LDPC码的定义 | 第17-18页 |
·LDPC码的Tanner图表示 | 第18-21页 |
·LDPC码的分类 | 第21-22页 |
·元域与多元域的LDPC码 | 第22-23页 |
3 CCSDS深空通信标准LDPC码分析 | 第23-35页 |
·基于CCSDS标准的深空LDPC码标准 | 第23-24页 |
·深空LDPC码的结构 | 第24-32页 |
·ARA码 | 第24-28页 |
·AR4A LDPC码的构造方法 | 第28-30页 |
·CCSDS标准中深空LDPC码的构造方法 | 第30-32页 |
·深空LDPC码的性能 | 第32-35页 |
·校验矩阵的行重量与列重量 | 第32-33页 |
·性能仿真 | 第33-35页 |
4 LDPC码编码器的硬件设计 | 第35-49页 |
·编码算法 | 第35-39页 |
·传统算法 | 第35-36页 |
·将校验矩阵转化为近似下三角形式 | 第36-38页 |
·利用循环矩阵实现编码的基本原理 | 第38-39页 |
·CCSDS LDPC码的编码器结构 | 第39-42页 |
·编码器各模块设计 | 第42-47页 |
·输入输出FIFO模块设计 | 第42-43页 |
·状态控制模块设计 | 第43-45页 |
·矩阵存储模块设计 | 第45-46页 |
·编码核心模块设计 | 第46-47页 |
·本章小结 | 第47-49页 |
5 LDPC码的译码算法 | 第49-59页 |
·LDPC码的译码原理 | 第49-50页 |
·硬判决译码算法 | 第50-51页 |
·比特翻转译码算法 | 第50-51页 |
·加权比特翻转译码算法 | 第51页 |
·软判决译码算法 | 第51-55页 |
·和积译码算法 | 第52-54页 |
·最小和译码算法 | 第54-55页 |
·几种译码方案的比较 | 第55-57页 |
·本章小结 | 第57-59页 |
6 LDPC码译码器的硬件设计 | 第59-67页 |
·译码器算法 | 第59-60页 |
·译码器结构 | 第60-62页 |
·译码器各模块设计 | 第62-66页 |
·控制模块设计 | 第62页 |
·矢量压缩存储 | 第62-63页 |
·LLR模块设计 | 第63-64页 |
·数据处理通路模块 | 第64-65页 |
·寄存器分区寻址 | 第65页 |
·循环移位模块 | 第65-66页 |
·本章小结 | 第66-67页 |
7 总结 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-75页 |
附录一 | 第75-78页 |