中文摘要 | 第1-7页 |
Abstract | 第7-9页 |
第一章 绪论 | 第9-15页 |
·数字通信与信道编码 | 第9-11页 |
·LDPC 码的提出和发展状况 | 第11-13页 |
·课题意义及主要工作 | 第13-14页 |
·论文结构 | 第14-15页 |
第二章 LDPC 码基本原理及编码算法 | 第15-23页 |
·LDPC 码基本原理 | 第15-18页 |
·线性分组码 | 第15-16页 |
·LDPC 码的定义及二分图表示 | 第16-18页 |
·LDPC 码校验矩阵的构造 | 第18页 |
·LDPC 码通用编码方法 | 第18-22页 |
·线性分组码通用编码方法 | 第18-19页 |
·高斯消去法 | 第19页 |
·准下三角形校验矩阵编码算法 | 第19-22页 |
·编码算法的选择 | 第22页 |
·本章小结 | 第22-23页 |
第三章 LDPC 码译码算法 | 第23-41页 |
·置信传播译码算法 | 第23-35页 |
·概率BP 算法 | 第24-26页 |
·LLR BP 算法 | 第26-29页 |
·Min-Sum 算法(UMP BP-Based 算法) | 第29-30页 |
·归一化最小和算法(Normalized Min-Sum) | 第30-31页 |
·Offset Min-Sum 算法 | 第31页 |
·改进的归一化最小和算法(M-NMS) | 第31-35页 |
·LDPC 码不同译码算法的性能仿真与分析 | 第35-40页 |
·本章小结 | 第40-41页 |
第四章 基于DSP 的LDPC 码编译码器设计 | 第41-56页 |
·LDPC 编译码器硬件实现平台 | 第41-42页 |
·DSP 软件开发环境——VisualDSP++ | 第42-43页 |
·LDPC 编译码器系统软件框架 | 第43-44页 |
·系统初始化模块 | 第44-47页 |
·DSP 锁相环初始化 | 第44-45页 |
·串口初始化及波特率自适应 | 第45-47页 |
·中断向量初始化 | 第47页 |
·串口通信模块 | 第47-48页 |
·编码算法的DSP 实现 | 第48-50页 |
·校验矩阵的有效存储 | 第48-49页 |
·矩阵运算的有效实现 | 第49-50页 |
·译码算法的DSP 实现 | 第50-51页 |
·编译码程序的C 语言优化 | 第51-55页 |
·编码器设计优化 | 第51-52页 |
·译码器设计优化 | 第52-53页 |
·优化结果分析 | 第53-55页 |
·本章小结 | 第55-56页 |
第五章 基于Labwindows/CVI 的测试平台 | 第56-63页 |
·测试平台开发环境LabWindows/CVI 介绍 | 第56-57页 |
·Labwindows/CVI 的特点 | 第56-57页 |
·Labwindows/CVI 程序结构 | 第57页 |
·测试平台的软件设计与实现 | 第57-62页 |
·串口参数设置模块设计与实现 | 第58-60页 |
·信源产生模块设计与实现 | 第60-61页 |
·信道模拟模块设计与实现 | 第61页 |
·编译码进度、结果显示模块设计与实现 | 第61-62页 |
·本章小结 | 第62-63页 |
第六章 结束语 | 第63-65页 |
·总结全文 | 第63页 |
·进一步工作展望 | 第63-65页 |
参考文献 | 第65-69页 |
攻读硕士学位期间发表论文清单 | 第69-70页 |
致谢 | 第70-71页 |
详细摘要 | 第71-73页 |