| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-16页 |
| ·课题背景及研究意义 | 第9-12页 |
| ·片上网络应用概述 | 第10-11页 |
| ·可靠性设计的机遇与挑战 | 第11-12页 |
| ·NoC硬错误容错方案的研究现状 | 第12-14页 |
| ·容错路由算法的研究现状 | 第12-13页 |
| ·路由器重构技术的研究现状 | 第13-14页 |
| ·本文主要研究内容 | 第14-15页 |
| ·论文结构 | 第15-16页 |
| 第2章 片上网络路由器的基本理论 | 第16-24页 |
| ·片上网络路由器的体系结构 | 第16-17页 |
| ·片上网络路由器设计的相关理论 | 第17-23页 |
| ·路由算法 | 第17-19页 |
| ·包交换技术 | 第19-20页 |
| ·数据包格式 | 第20-21页 |
| ·流控协议 | 第21-22页 |
| ·虚拟通道技术 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 片上网络容错路由算法 | 第24-31页 |
| ·失效模型 | 第24-25页 |
| ·链路失效 | 第24-25页 |
| ·路由节点失效 | 第25页 |
| ·基本定义 | 第25-27页 |
| ·容错路由算法 | 第27-30页 |
| ·单个失效路由节点容错 | 第27-29页 |
| ·单条失效链路容错 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第4章 片上网络容错路由器的设计 | 第31-43页 |
| ·基于虚拟通道的高性能路由器总体结构 | 第31-37页 |
| ·输入模块的设计 | 第33页 |
| ·Credit模块设计 | 第33-34页 |
| ·仲裁模块的设计 | 第34-35页 |
| ·交叉开关模块设计 | 第35-36页 |
| ·路由逻辑模块设计 | 第36-37页 |
| ·低开销路由器总体结构 | 第37-42页 |
| ·保留表模块的设计 | 第39-40页 |
| ·仲裁模块的设计 | 第40-41页 |
| ·其他模块的设计 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第5章 性能与开销评估 | 第43-50页 |
| ·片上网络性能指标 | 第43-44页 |
| ·平均网络延迟 | 第43页 |
| ·吞吐率 | 第43-44页 |
| ·链路利用率 | 第44页 |
| ·网络性能评估与分析 | 第44-49页 |
| ·链路失效和节点失效对网络性能的影响 | 第44-45页 |
| ·Low-cost路由器的性能评估 | 第45-47页 |
| ·High-powered路由器和Low-cost路由器的性能对比 | 第47-49页 |
| ·路由器开销评估 | 第49页 |
| ·本章小结 | 第49-50页 |
| 结论 | 第50-51页 |
| 参考文献 | 第51-56页 |
| 附录 | 第56-59页 |
| 攻读学位期间发表的学术论文 | 第59-61页 |
| 致谢 | 第61页 |