基于FPGA的DQPSK调制解调器研究与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题背景 | 第8-9页 |
| ·DQPSK调制技术与数字通信 | 第9-11页 |
| ·本文所作的工作与内容安排 | 第11-12页 |
| 第二章 DQPSK调制与解调原理分析 | 第12-21页 |
| ·DQPSK信号特点 | 第12-15页 |
| ·差分编码与解码原理 | 第15-18页 |
| ·调制与解调算法仿真 | 第18-19页 |
| ·FPGA实现方案 | 第19-21页 |
| 第三章 DQPSK信号调制 | 第21-35页 |
| ·串并转换 | 第21-22页 |
| ·差分编码 | 第22-23页 |
| ·成形滤波器 | 第23-28页 |
| ·内插器 | 第28-29页 |
| ·数字载波产生 | 第29-33页 |
| ·调制器联调 | 第33-35页 |
| 第四章 DQPSK信号解调 | 第35-56页 |
| ·解调器总体方案 | 第35页 |
| ·AD采样 | 第35-37页 |
| ·数字下变频与滤波器设计 | 第37-45页 |
| ·数字下变频分析 | 第37-39页 |
| ·CIC滤波器设计 | 第39-45页 |
| ·同步设计 | 第45-53页 |
| ·COSTAS载波跟踪环 | 第45-51页 |
| ·位定时同步 | 第51-53页 |
| ·差分解码 | 第53-55页 |
| ·并串转换 | 第55-56页 |
| 第五章 硬件设计与测试分析 | 第56-69页 |
| ·硬件电路设计 | 第56-62页 |
| ·主要器件选择 | 第56-57页 |
| ·硬件电路 | 第57-62页 |
| ·性能测试与分析 | 第62-69页 |
| ·随机测试数据产生 | 第62-63页 |
| ·信号测试 | 第63-68页 |
| ·测试总结 | 第68-69页 |
| 第六章 全文总结与下一步工作建议 | 第69-70页 |
| ·全文总结 | 第69页 |
| ·需进一步展开的工作建议 | 第69-70页 |
| 参考文献 | 第70-72页 |
| 致谢 | 第72-73页 |
| 读研期间科研与参与课题情况 | 第73-74页 |
| 附录 | 第74-76页 |
| 实物照片 | 第74-76页 |