基于PCI总线的多通道数据采集系统同步性能研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 引言 | 第8-15页 |
| ·课题背景及意义 | 第8-9页 |
| ·同步技术发展状况 | 第9-12页 |
| ·同步性能评价 | 第12-14页 |
| ·外部时钟 | 第12页 |
| ·何谓同步 | 第12页 |
| ·触发信号 | 第12-13页 |
| ·同步性能指标 | 第13-14页 |
| ·同步性能测试方法发展现状 | 第14页 |
| ·本文章节结构 | 第14-15页 |
| 第二章 数据采集系统理论 | 第15-22页 |
| ·数据采集基本原理 | 第15-19页 |
| ·采样过程 | 第15-16页 |
| ·保持过程 | 第16-17页 |
| ·量化过程 | 第17-18页 |
| ·编码过程 | 第18-19页 |
| ·量化误差 | 第19-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 通道间延时测量与校正 | 第22-36页 |
| ·正弦波拟合法评价通道间延时 | 第22-32页 |
| ·评价通道间延时原理 | 第22-23页 |
| ·基于一维搜索的非线性最小二乘算法 | 第23-30页 |
| ·通道间延时估计不确定度模型 | 第30-32页 |
| ·IQ 两通道间相位差校正 | 第32-34页 |
| ·本章小结 | 第34-36页 |
| 第四章 双通道数据采集系统实现 | 第36-54页 |
| ·数据采集系统硬件平台 | 第36-38页 |
| ·系统应用软件开发 | 第38-41页 |
| ·虚拟仪器概述 | 第38-39页 |
| ·操作系统的选择 | 第39页 |
| ·系统开发工具 | 第39-40页 |
| ·软件总体框架 | 第40-41页 |
| ·显控终端软件的实现 | 第41-53页 |
| ·数据采集卡底层驱动编程接口介绍 | 第41-43页 |
| ·用户界面 | 第43-46页 |
| ·控制模块 | 第46-49页 |
| ·中断处理模块 | 第49-51页 |
| ·图形显示 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 第五章 实验测试结果 | 第54-70页 |
| ·测试系统结构 | 第54-55页 |
| ·通道间延时测量结果 | 第55-57页 |
| ·通道间延时测量不确定度分析 | 第57-67页 |
| ·采样序列的谐波失真 | 第58-62页 |
| ·采样序列的噪声及非谐波失真 | 第62-64页 |
| ·采样序列的抖动 | 第64-66页 |
| ·通道间延时合成不确定度 | 第66-67页 |
| ·测量结果的表示 | 第67页 |
| ·IQ 两通道间的误差校正 | 第67-69页 |
| ·本章小结 | 第69-70页 |
| 第六章 结论 | 第70-71页 |
| ·全文总结 | 第70页 |
| ·展望 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 攻硕期间取得的研究成果 | 第74-75页 |