第1章 绪论 | 第1-14页 |
1.1 引言 | 第9-11页 |
1.2 系统的设计思想及主要构成 | 第11-14页 |
1.2.1 主要特点 | 第11页 |
1.2.2 系统技术指标 | 第11-12页 |
1.2.3 系统整体解决方案 | 第12页 |
1.2.4 系统整体构成框图 | 第12-14页 |
第2章 主存储系统原理 | 第14-38页 |
2.1 硬盘的基本常识 | 第14-18页 |
2.2 IDE接口 | 第18-23页 |
2.2.1 电气接口 | 第18-20页 |
2.2.1.1 信号电缆和连接器 | 第18页 |
2.2.1.2 电源电压 | 第18-19页 |
2.2.1.3 信号 | 第19-20页 |
2.2.2 时序特性 | 第20-23页 |
2.2.2.1 PIO数据传输 | 第21-23页 |
2.3 IDE协议 | 第23-28页 |
2.3.1 IDE控制器的寄存器模型 | 第23-26页 |
2.3.2 命令的执行 | 第26-28页 |
2.4 IDE磁盘驱动器模型 | 第28-30页 |
2.4.1 IDE磁盘驱动器的寻址方式 | 第28-30页 |
2.4.1.1 物理寻址方式(CHS) | 第28-29页 |
2.4.1.2 逻辑寻址方式(LBA方式) | 第29-30页 |
2.5 硬盘分区及FAT32文件结构 | 第30-37页 |
2.5.1 BOOTSECTOR简介 | 第30-32页 |
2.5.2 DBR区 | 第32-35页 |
2.5.3 FAT32表 | 第35-36页 |
2.5.4 DIR区 | 第36-37页 |
2.6 本章小结 | 第37-38页 |
第3章 数据采集存储系统硬件系统设计 | 第38-53页 |
3.1 引言 | 第38页 |
3.2 数据采集部分 | 第38-47页 |
3.2.1 A/D器件的综述 | 第38-39页 |
3.2.2 A/D转换器的类型 | 第39-40页 |
3.2.3 AD转换器的主要技术指标 | 第40-41页 |
3.2.4 ADS8364特性及工作原理 | 第41-42页 |
3.2.5 ADS8364特性及工作原理 | 第42-44页 |
3.2.6 ADS8364的接口 | 第44-46页 |
3.2.7 ADS8364前端调理电路 | 第46-47页 |
3.3 数据缓存部分 | 第47-50页 |
3.3.1 器件的选取 | 第47-48页 |
3.3.2 双口RAM IDT70V26器件介绍 | 第48页 |
3.3.3 双口RAM IDT70V26的工作原理 | 第48-50页 |
3.4 数据主存储及控制部分 | 第50页 |
3.5 系统中FPGA的使用 | 第50-51页 |
3.6 USB接口的使用 | 第51-52页 |
3.7 本章小结 | 第52-53页 |
第4章 高速数据采集存储系统的软件设计 | 第53-65页 |
4.1 引言 | 第53页 |
4.2 FPGA程序设计及程序功能分析 | 第53页 |
4.3 DSP的并行I/O口的读写时序 | 第53-54页 |
4.4 硬盘PIO模式读写的时序分析 | 第54-55页 |
4.5 硬盘数据PIO格式读取的DSP软件编程实现 | 第55-58页 |
4.5.1 PIO模式编程基础 | 第55-56页 |
4.5.2 硬盘PIO模式编程实现 | 第56页 |
4.5.3 PIO模式编程的简单实现步骤 | 第56-58页 |
4.6 数据FAT32文件格式的DSP软件编程实现 | 第58-64页 |
4.6.1 硬盘基本信息的查询 | 第58-64页 |
4.7 数据采集模块CPLD编程实现 | 第64页 |
4.8 本章小结 | 第64-65页 |
第5章 调试记录 | 第65-70页 |
5.1 关于硬件的调试 | 第65-66页 |
5.2 关于软件的调试 | 第66-69页 |
5.3 本章小结 | 第69-70页 |
第6章 改进方案 | 第70-84页 |
6.1 在数据存取的速度方面的改进方案 | 第70-77页 |
6.2 硬盘数据采集系统整体的功耗改进方案 | 第77-82页 |
6.3 系统数据存储容量(文件个数和记录时间) | 第82-83页 |
6.4 系统整体供电方式改进研究论证 | 第83页 |
6.5 本章小结 | 第83-84页 |
结论 | 第84-85页 |
参考文献 | 第85-86页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第86-87页 |
致谢 | 第87-88页 |