摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-16页 |
·数字阵列雷达的概述 | 第8-9页 |
·数字阵列雷达优点 | 第9-10页 |
·数字阵列雷达的发展概况 | 第10-11页 |
·概念研究阶段 | 第10页 |
·试验系统研究阶段 | 第10-11页 |
·数字阵列雷达的关键技术 | 第11-13页 |
·数字T/R组件 | 第11-12页 |
·宽带数字波束形成技术 | 第12页 |
·数字波束形成校正技术 | 第12-13页 |
·数字信号处理器的发展和特点 | 第13-16页 |
·数字信号处理器的发展 | 第13-14页 |
·现代数字信号处理器的特点 | 第14-16页 |
第二章 宽带均衡方案的选择 | 第16-30页 |
·接收系统通道误差来源以及对数字阵列雷达的性能影响 | 第16-19页 |
·解决幅相误差的方法探讨 | 第19-20页 |
·通道校正算法 | 第20-30页 |
·单频率点---窄带通道失配校正算法 | 第20-21页 |
·多频率点----宽带通道均衡的原理 | 第21-22页 |
·宽带自适应通道均衡具体算法实现 | 第22-26页 |
·通道均衡参数的确定 | 第26-30页 |
第三章 均衡系统硬件电路设计 | 第30-52页 |
·FPGA 逻辑接口控制电路与复数滤波器设计 | 第31-38页 |
·stratix 系列FPGA 简介 | 第31-32页 |
·可编程复数滤波器的设计 | 第32-37页 |
·数据输入 TigerSHARC TS101S | 第37-38页 |
·TigerSHARC ADSP-TS101S 介绍及其接口外围电路设计 | 第38-52页 |
·ADSP-TS101S 芯片介绍 | 第38-39页 |
·ADSP-TS101S 特点综述 | 第39-41页 |
·ADSP-TS101S 总线结构 | 第41-44页 |
·ADSP-TS101S 存储器组织 | 第44页 |
·ADSP-TS101S DMA 功能 | 第44-45页 |
·ADSP-TS101S 与FLASH 接口设计 | 第45-47页 |
·ADSP-TS101S 硬件复位电路设计 | 第47-48页 |
·ADSP-TS101S 时钟电路设计 | 第48-49页 |
·均衡系统电源设计 | 第49-52页 |
第四章 DSP 汇编程序编写 | 第52-58页 |
·用VisualDSP++3.5 工具简介 | 第52-53页 |
·基于TigerSHARC ADSP-TS101S 处理器算法描述 | 第53-55页 |
·TigerSHARC DSP 处理器的处理速度与程序优化 | 第55-58页 |
·TigerSHARC DSP 处理器的高处理速度的实现 | 第55-56页 |
·程序设计的优化 | 第56-58页 |
第五章 PCI 总线接口设计与实现 | 第58-65页 |
·PCI 总线简介 | 第58-60页 |
·PCI 总线系统结构 | 第58-59页 |
·PCI 总线信号定义 | 第59页 |
·PCI 总线传输 | 第59-60页 |
·PCI 总线接口控制器实现 | 第60-65页 |
·PCI9656 简介 | 第61页 |
·PCI9656 工作方式 | 第61-62页 |
·接口电路设计 | 第62-65页 |
第六章 系统仿真、调试和测试结果 | 第65-72页 |
结束语 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-76页 |
附录1 | 第76-78页 |
实物图 | 第78-79页 |
个人简历 | 第79页 |