引言 | 第1-13页 |
第一章 FPGA 结构与原理 | 第13-18页 |
·基本结构和原理 | 第13-15页 |
·可编程逻辑块CLB | 第13-15页 |
·输入/输出模块IOB | 第15页 |
·可编程互连资源IR | 第15页 |
·ALTERA 公司优性价比的CYCLONE 系列 EP1CQ240C8 新特性 | 第15页 |
·LE 和锁相环PLL | 第15页 |
·嵌入式内存MEMORY BITS | 第15页 |
·XILINX 公司带硬件乘法器的VIRTEX II 系列XC2V1000 新特性 | 第15-18页 |
·SLICE 和数字时钟管理DCM | 第16页 |
·嵌入式内存BlockRam | 第16页 |
·硬件乘法器 | 第16-18页 |
第二章 用 VHDL/Verilog HDL 语言开发 FPGA 基本流程 | 第18-22页 |
·硬件描述语言HDL | 第18页 |
·VHDL 和Verilog HDL 的比较 | 第18-20页 |
·FPGA 系统规划的流程 | 第20页 |
·VHDL、Verilog HDL 设计的流程 | 第20-22页 |
第三章 FPGA 设计中的关键技术和在信号处理中的设计原则. | 第22-27页 |
·基本原则一:面积和速度的平衡和互换 | 第22页 |
·基本原则二:数据接口的同步设计原则 | 第22-23页 |
·基本原则三:流水线处理原则 | 第23-24页 |
·基本原则四:合理使用PLL 原则 | 第24页 |
·基本原则五:信号延时 | 第24-27页 |
第四章 CYCLONE 系列 EP1CQ240C8 在多入多出分集天线系统中应用 | 第27-40页 |
·背景 | 第27-28页 |
·接收机实验平台 | 第28-29页 |
·数据存储板软硬件实现及电磁兼容性问题 | 第29-37页 |
·数据存储板的框图 | 第29-30页 |
·SDRAM 基本构造和工作原理 | 第30-37页 |
·电磁兼容性问题 | 第37-38页 |
·测试 | 第38-39页 |
·本章小节 | 第39-40页 |
第五章 VIRTEX II 系列XC2V1000 在短波宽带数字接收机系统中应用 | 第40-72页 |
·背景 | 第40-41页 |
·系统平台 | 第41-47页 |
·系统组成 | 第41页 |
·主要技术指标 | 第41-42页 |
·系统框图 | 第42页 |
·系统工作原理 | 第42-43页 |
·短波宽带信号源及射频前端设备 | 第43页 |
·短波宽带接收机及校正和信道化处理 | 第43-46页 |
·嵌入式控制设备 | 第46-47页 |
·利用XC2V1000 完成天线基AGC 和I/Q 数据的相位和幅度补偿 | 第47-67页 |
·各模块功能介绍 | 第47-54页 |
·FPGA XC2V1000 工作流程 | 第54-55页 |
·XC2V1000 编程总框图 | 第55-56页 |
·在ISE6.2 中的具体实现 | 第56-67页 |
·功耗估计 | 第67-69页 |
·测试结果 | 第69-71页 |
·本章小节 | 第71-72页 |
第六章 全文总结 | 第72-74页 |
参考文献 | 第74-76页 |
致谢 | 第76-77页 |
个人简历 | 第77-78页 |
附录 | 第78-80页 |