第一章 绪论 | 第1-8页 |
·前言 | 第6页 |
·收发器体系结构的概要介绍 | 第6-8页 |
第二章 低噪声放大器在RFIC中的实现和优化 | 第8-16页 |
·射频集成电路中LNA的设计指标 | 第8页 |
·射频集成电路中LNA的基本结构 | 第8-9页 |
·共源共栅、源极电感负反馈结构LNA的设计与优化 | 第9-11页 |
·共源共栅LNA设计的进一步优化 | 第11-12页 |
·密勒效应对LNA共源级反馈电感的影响 | 第11页 |
·共源共栅LNA的噪声系数 | 第11-12页 |
·共栅级沟道宽度W_2对噪声系数的影响 | 第12页 |
·共栅级沟道宽度W_2对增益的影响 | 第12页 |
·2.4GHz共源共栅型低噪声放大器仿真 | 第12-15页 |
·总结 | 第15-16页 |
第三章 射频通信系统中低噪声放大器电路设计 | 第16-39页 |
·RF低噪声放大器设计中关键参数和单位 | 第16页 |
·放大器的各种功率和增益关系 | 第16-18页 |
·稳定性判定及稳定化 | 第18-22页 |
·稳定性判定圆 | 第18-19页 |
·稳定区域判定 | 第19-20页 |
·无条件稳定 | 第20-21页 |
·放大器稳定性判据 | 第21页 |
·放大器的稳定化措施 | 第21-22页 |
·按恒定增益指标设计 | 第22-27页 |
·单向化设计方法 | 第22-24页 |
·单向化设计误差因子 | 第24页 |
·双共轭匹配设计法 | 第24-25页 |
·工作功率增益和资用功率增益圆 | 第25-27页 |
·按噪声系数指标设计 | 第27-28页 |
·小结 | 第28-29页 |
·RF低噪声放大器设计实例 | 第29-39页 |
·设计指标为: | 第29页 |
·设计的一般流程为: | 第29页 |
·具体的设计与仿真步骤: | 第29-39页 |
第四章 频率合成器设计基础 | 第39-46页 |
·频率合成技术概述 | 第39页 |
·频率合成器的主要性能指标 | 第39-40页 |
·锁相频率合成法 | 第40-42页 |
·脉控锁相法 | 第40-41页 |
·数字锁相法 | 第41页 |
·直接数字式频率合成器(DDS) | 第41-42页 |
·DDS的工作原理 | 第41-42页 |
·DDS的特点 | 第42页 |
·频率合成器设计中几种DDS与PLL组合方案的研究 | 第42-46页 |
·DDS组合的上变频方案 | 第43页 |
·DDS+PLL频率合成法的研究 | 第43-46页 |
第五章 高速锁相跳频频率合成器的研究 | 第46-67页 |
·基于DDS的跳频信号源的频谱性能分析 | 第46-51页 |
·DDS介绍 | 第46页 |
·理想DDS的输出频谱分析 | 第46-47页 |
·实际DDS的噪声性能分析 | 第47-51页 |
·相位噪声 | 第47-48页 |
·杂散性能 | 第48-51页 |
·锁相环路的基本原理和性能分析 | 第51-63页 |
·环路相位模型和基本方程 | 第51-54页 |
·锁相环路的主要性能 | 第54-63页 |
·环路的稳定性问题 | 第54-56页 |
·环路的捕捉特性 | 第56-57页 |
·环路输出相位噪声 | 第57-63页 |
·提高锁相式频率合成器频率转换速度的方法 | 第63-67页 |
第六章 高速锁相跳频频率合成器的研制 | 第67-75页 |
·主要设计指标 | 第67页 |
·实现方案及基本参数 | 第67页 |
·主要芯片选择 | 第67-68页 |
·电路设计 | 第68-74页 |
·基于DDS的跳频参考信号发生器电路原理图 | 第68-69页 |
·DAC粗控信号发生器电路原理图 | 第69-70页 |
·单片机接口控制电路原理图及地址分配 | 第70-71页 |
·锁相环倍频电路原理图 | 第71-74页 |
·鉴相器和环路滤波器的电路原理图 | 第71-72页 |
·加法器的电路原理图 | 第72-73页 |
·VCO电路原理图 | 第73-74页 |
·20分频器电路原理图 | 第74页 |
·高频模拟电路布线小结 | 第74-75页 |
第七章 高速锁相跳频频率合成器性能的测试和分析 | 第75-84页 |
·DDS跳频参考信号源的测试与分析 | 第75-76页 |
·PLL内部各模块的数据测试及频率合成器性能分析 | 第76-83页 |
·VCO的输出波形、频谱及压控特性 | 第76-78页 |
·20分频后的输出波形 | 第78页 |
·环路滤波器设定及其对输出相位噪声的影响 | 第78-80页 |
·VCO的粗控策略对跳频性能的影响 | 第80-83页 |
·小结 | 第83-84页 |
附录一、 高速锁相跳频频率合成器的PCB图 | 第84-85页 |
附录二、 高速锁相跳频频率合成器的电路原理图 | 第85-86页 |
附录三、 主要仪器 | 第86-87页 |
参考文献 | 第87-89页 |
致谢 | 第89页 |