WCDMA信道编译码研究与实现
第一章 绪论 | 第1-9页 |
§1.1 移动通信的发展 | 第7-8页 |
§1.2 本文的主要内容 | 第8-9页 |
第二章 WCDMA系统结构 | 第9-13页 |
§2.1 WCDMA通信系统网络构成 | 第9-10页 |
§2.2 接入网UTRAN的基本构成 | 第10-11页 |
§2.3 WCDMA无线接口协议 | 第11-12页 |
§2.4 信道编译码在系统中所处的位置 | 第12-13页 |
第三章 信道编译码算法分析 | 第13-37页 |
§3.1 差错检测 | 第13-16页 |
§3.2 传输块的级连和码块分段 | 第16页 |
§3.3 信道编译码 | 第16-23页 |
§3.3.1 卷积编码 | 第16-17页 |
§3.3.2 卷积译码 | 第17-18页 |
§3.3.3 Turbo编码 | 第18-20页 |
§3.3.4 Turbo译码 | 第20-23页 |
§3.3.5 编码块的连接 | 第23页 |
§3.4 无线帧尺寸均衡 | 第23页 |
§3.5 第一次交织 | 第23-24页 |
§3.6 无线帧分段 | 第24页 |
§3.7 速率匹配 | 第24-33页 |
§3.7.1 上行链路速率匹配参数的确定 | 第26-28页 |
§3.7.2 下行链路速率匹配参数的确定 | 第28-30页 |
§3.7.3 比特分离与比特合并 | 第30-32页 |
§3.7.4 速率匹配算法 | 第32-33页 |
§3.8 TrCH复用 | 第33-34页 |
§3.9 DTX比特的插入 | 第34-35页 |
§3.10 物理信道的分段 | 第35页 |
§3.11 第二次交织 | 第35-36页 |
§3.12 物理信道的映射 | 第36-37页 |
第四章 设计实现 | 第37-65页 |
§4.1 设计规格 | 第37页 |
§4.2 编译码DSP在系统中的位置和作用 | 第37-39页 |
§4.3 DSP接口流量分析 | 第39-40页 |
§4.3.1 下行链路流量分析 | 第39页 |
§4.3.2 上行链路流量分析 | 第39-40页 |
§4.4 TMS320C6416特点 | 第40-43页 |
§4.4.1 TMS320C6416的硬件结构 | 第40-42页 |
§4.4.2 Viterbi译码协处理器 | 第42页 |
§4.4.3 Turbo译码协处理器 | 第42-43页 |
§4.5 DSP模块硬件设计 | 第43-48页 |
§4.5.1 编译码DSP的外部存储器 | 第43-45页 |
§4.5.2 编译码DSP与外部其它模块接口 | 第45-47页 |
§4.5.3 电源、时钟、复位配置 | 第47-48页 |
§4.6 DSP软件设计 | 第48-62页 |
§4.6.1 上行链路译码DSP软件设计 | 第48-55页 |
§4.6.2 下行链路编码DSP软件设计 | 第55-62页 |
§4.7 译码协处理器性能测试 | 第62-65页 |
§4.7.1 Viterbi译码协处理器性能测试 | 第62-63页 |
§4.7.2 Turbo译码协处理器性能测试 | 第63-65页 |
第五章 结束语 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-68页 |