嵌入式10-bit 50MS/s流水线ADC设计技术研究
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 引言 | 第7-11页 |
·概述 | 第7-8页 |
·高速高精度ADC 的研究现状 | 第8-10页 |
·本文的研究目标、主要工作及组织结构 | 第10-11页 |
第二章 ADC 简介 | 第11-21页 |
·ADC 的性能指标 | 第11-15页 |
·ADC 的动态性能参数 | 第11-13页 |
·ADC 的静态性能参 | 第13-15页 |
·ADC 的分类 | 第15-19页 |
·全并行结构模数转换器 | 第15-16页 |
·两步式模数转换器 | 第16-18页 |
·流水线型模数转换器 | 第18-19页 |
·ADC 的发展趋势 | 第19页 |
·嵌入式条件下对ADC 的特殊要求 | 第19-21页 |
第三章 流水线ADC 系统结构 | 第21-32页 |
·流水线ADC 基础 | 第21-27页 |
·流水线ADC 基础结构 | 第21-22页 |
·流水线ADC 中MDAC 电路结构 | 第22-24页 |
·流水线ADC 中非理想因素及其影响 | 第24-25页 |
·流水线ADC 中的数字纠错技术 | 第25-26页 |
·流水线ADC 的低功耗和小面积设计 | 第26-27页 |
·本文所用的流水线ADC 的系统结构 | 第27-32页 |
·流水线ADC 的子级分辨率分析 | 第27-29页 |
·使用运放共享的ADC 子级电路结构 | 第29-30页 |
·本文最终所采用的流水线ADC 电路结构 | 第30-31页 |
·本文所采用的流水线ADC 行为级仿真 | 第31-32页 |
第四章 流水线ADC 电路实现及仿真 | 第32-59页 |
·运算放大器电路 | 第32-36页 |
·运算放大器性能指标的确定 | 第32页 |
·运算放大器结构的选择 | 第32-33页 |
·运算放大器电路的实现 | 第33-34页 |
·运算放大器性能仿真及分析 | 第34-36页 |
·余量增益电路 | 第36-42页 |
·余量增益电路的结构 | 第36-37页 |
·采样开关设计 | 第37-39页 |
·采样电容的确定 | 第39-40页 |
·仿真结果及分析 | 第40-42页 |
·子模数转换器(SUB ADC)电路 | 第42-44页 |
·Sub ADC 电路结构 | 第42页 |
·比较器电路结构 | 第42-43页 |
·比较器电路仿真结果及分析 | 第43-44页 |
·子数模转换器(SUB DAC)电路 | 第44-46页 |
·Sub DAC 电路结构 | 第44-45页 |
·Sub DAC 电路仿真结果及分析 | 第45-46页 |
·MDAC 电路 | 第46-48页 |
·基准电压产生电路 | 第48-49页 |
·基准电压产生电路的结构 | 第48-49页 |
·基准电压产生电路的仿真 | 第49页 |
·数字纠错电路 | 第49-52页 |
·电路结构 | 第50页 |
·全加器电路 | 第50-52页 |
·时钟产生电路 | 第52页 |
·ADC 整体电路性能仿真 | 第52-59页 |
·ADC 整体电路瞬态仿真结果 | 第53-56页 |
·ADC 整体电路动态和静态特性仿真结果 | 第56-59页 |
第五章 流水线ADC 的版图设计 | 第59-68页 |
·模拟电路版图设计要点 | 第59-61页 |
·运算放大器版图设计 | 第59-60页 |
·三极管、电阻和电容器版图设计 | 第60-61页 |
·ADC 单元模块电路的版图实现 | 第61-66页 |
·运算放大器版图实现 | 第61页 |
·比较器电路版图实现 | 第61页 |
·子ADC 电路版图实现 | 第61-63页 |
·SubDAC 电路版图实现 | 第63页 |
·ADC 子级电路版图实现 | 第63-64页 |
·基准电压产生电路版图实现 | 第64-65页 |
·时钟产生电路版图实现 | 第65页 |
·数字纠错电路版图实现 | 第65-66页 |
·ADC 总体电路的版图实现 | 第66-68页 |
第六章 总结与展望 | 第68-69页 |
·总结 | 第68页 |
·未来工作展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-73页 |
附录A:所设计ADC 主要模块的电路原理图 | 第73-79页 |
附录B:作者在攻读硕士学位期间发表的论文 | 第79页 |