32位高速浮点乘法器设计技术研究
摘要 | 第1-4页 |
ABSTRACT | 第4-9页 |
第一章 绪论 | 第9-14页 |
·研究意义 | 第9页 |
·研究现状与研究背景 | 第9-12页 |
·高性能处理器中乘法器的应用现状 | 第9-10页 |
·国外乘法器研究现状 | 第10-11页 |
·国内乘法器研究现状 | 第11-12页 |
·课题来源与研究方法 | 第12页 |
·本文内容及章节安排 | 第12-14页 |
第二章 乘法器的数据格式 | 第14-21页 |
·数的表示方法 | 第14页 |
·DSP 中数据类型 | 第14-17页 |
·无符号整数格式 | 第14-15页 |
·有符号整数格式 | 第15-16页 |
·浮点格式数据 | 第16-17页 |
·舍入与规格化 | 第17页 |
·定点乘法运算 | 第17-18页 |
·浮点乘法运算 | 第18-20页 |
·总结 | 第20-21页 |
第三章 乘法器基本理论与算法 | 第21-39页 |
·乘法器基本原理 | 第21-24页 |
·乘法定义 | 第21-22页 |
·迭代乘法器 | 第22页 |
·线性阵列乘法器 | 第22-23页 |
·并行乘法器 | 第23-24页 |
·乘法器编码算法 | 第24-32页 |
·阵列乘法器 | 第24页 |
·Booth 编码 | 第24-25页 |
·修正Booth 编码 | 第25-29页 |
·Booth3 编码 | 第29-30页 |
·更高基的编码方式 | 第30页 |
·符号数Booth2 算法 | 第30-31页 |
·Booth 编码的其他问题 | 第31-32页 |
·乘法器拓扑结构 | 第32-35页 |
·乘法器拓扑结构 | 第32-35页 |
·拓扑结构总结 | 第35页 |
·加法器 | 第35-38页 |
·全加器 | 第35-36页 |
·行波进位加法器 | 第36页 |
·超前进位加法器 | 第36-37页 |
·选择进位加法器 | 第37-38页 |
·进位保留加法器 | 第38页 |
·加法器小结 | 第38页 |
·小结 | 第38-39页 |
第四章 高速乘法器的VLSI 结构与设计 | 第39-67页 |
·设计方法 | 第39-41页 |
·工艺与模拟条件 | 第41-42页 |
·高速乘法器设计 | 第42-66页 |
·乘法器性能要求 | 第42页 |
·乘法器算法选择与结构设计 | 第42-44页 |
·乘法器端口定义 | 第44页 |
·乘法器设计 | 第44-66页 |
·总结 | 第66-67页 |
第五章 乘法器的验证 | 第67-77页 |
·验证方法 | 第67页 |
·特征向量验证 | 第67-75页 |
·随机向量验证 | 第75页 |
·乘法器门级仿真 | 第75-76页 |
·乘法器在DSP IP 中的验证 | 第76页 |
·总结 | 第76-77页 |
第六章 乘法器的应用 | 第77-79页 |
·乘法器的特点 | 第77页 |
·乘法器的应用 | 第77-78页 |
·总结 | 第78-79页 |
第七章 总结与展望 | 第79-81页 |
·本文的工作 | 第79页 |
·研究成果 | 第79-80页 |
·研究展望 | 第80-81页 |
参考文献 | 第81-86页 |
致谢 | 第86-87页 |
附录:作者在攻读硕士学位期间发表的论文 | 第87页 |