摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 绪论 | 第10-19页 |
·常用网络协议分析 | 第10-13页 |
·OSI 参考模型 | 第10-11页 |
·TCP/IP 协议 | 第11-12页 |
·IEEE802.3 协议 | 第12-13页 |
·现有网络数据传输分析 | 第13-16页 |
·网络数据传输格式 | 第13-14页 |
·局域网中的数据传输过程 | 第14页 |
·问题的提出 | 第14-16页 |
·IP 网络的建立可行性分析 | 第16-18页 |
·数据链路层的作用与功能分析 | 第16页 |
·物理层的作用与功能分析 | 第16-17页 |
·组建IP 网络的可行性分析 | 第17-18页 |
·研究内容 | 第18-19页 |
·研究内容 | 第18页 |
·研究目标 | 第18页 |
·难点和创新点 | 第18-19页 |
第二章 总体设计方案 | 第19-31页 |
·基于双绞线的IP 网络拓扑结构和工作原理 | 第19-20页 |
·网络适配器的功能及技术需求分析 | 第20-21页 |
·网络适配器功能 | 第20页 |
·现有的网络适配器分析 | 第20-21页 |
·IP 网络中的网络适配器分析 | 第21页 |
·IP 网络适配器的功能分析 | 第21-24页 |
·并串数据转换 | 第22页 |
·网络数据控制 | 第22-23页 |
·数据缓存 | 第23页 |
·网络信号发送和接收 | 第23页 |
·接口控制 | 第23页 |
·编码和解码 | 第23-24页 |
·IP 网络适配器工作原理 | 第24页 |
·IP 网络适配器总线接口选择 | 第24-28页 |
·总线接口分析 | 第24-26页 |
·PCI 局部总线 | 第26-28页 |
·IP 网络适配器的总体设计 | 第28-30页 |
·IP 网络适配器的硬件设计 | 第28-30页 |
·IP 网络适配器的软件设计 | 第30页 |
·本章小结 | 第30-31页 |
第三章 硬件电路设计 | 第31-47页 |
·PCI9054 接口电路设计 | 第31-37页 |
·总线接口芯片PCI9054 | 第31-33页 |
·PCI9054 控制模块功能 | 第33页 |
·控制模块原理图SCH 原理图设计 | 第33-37页 |
·发送电路设计 | 第37-42页 |
·高速数据缓冲FIFO 芯片CY7C45X 的原理及应用 | 第37-39页 |
·高速串行数据通信发送芯片CY7B923 的原理及应用 | 第39-41页 |
·发送模块的功能 | 第41页 |
·发送模块的电路原理图SCH 设计 | 第41-42页 |
·接收电路设计 | 第42-45页 |
·高速串行数据通信接收芯片CY7B933 的原理及应用 | 第42-44页 |
·接收模块的功能 | 第44-45页 |
·接收模块的原理图SCH 设计 | 第45页 |
·PCB 布板 | 第45-46页 |
·本章小结 | 第46-47页 |
第四章 硬件语言设计 | 第47-65页 |
·FPGA 控制逻辑设计 | 第47-51页 |
·VHDL 语言介绍 | 第47-48页 |
·Quartus II 开发环境 | 第48-49页 |
·FPGA 系统控制模块 | 第49-51页 |
·硬件语言整体设计方案 | 第51页 |
·控制模块 | 第51-56页 |
·控制模块功能 | 第51-52页 |
·PCI9054 控制部分 | 第52-54页 |
·数位转换部分 | 第54-56页 |
·IP 数据报发送控制模块 | 第56-59页 |
·IP 数据报发送控制部分 | 第56-58页 |
·芯片发送控制部分 | 第58-59页 |
·IP 数据报接收控制模块 | 第59-64页 |
·IP 数据报接收控制部分 | 第59-60页 |
·IP 地址判定部分 | 第60-62页 |
·芯片接收控制部分 | 第62-64页 |
·本章小结 | 第64-65页 |
第五章 软件驱动程序设计 | 第65-70页 |
·硬件驱动程序 | 第65-67页 |
·WND 驱动程序 | 第65页 |
·设备驱动程序开发工具选择 | 第65-66页 |
·驱动程序开发工具 Windriver | 第66-67页 |
·网络驱动程序 | 第67-69页 |
·本章小结 | 第69-70页 |
结论与展望 | 第70-71页 |
1. 结论 | 第70页 |
2. 展望 | 第70-71页 |
参考文献 | 第71-74页 |
攻读学位期间取得的研究成果 | 第74-75页 |
致谢 | 第75页 |