摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第一章 概述 | 第8-11页 |
·选题背景 | 第8页 |
·课题的提出 | 第8-9页 |
·现实意义 | 第9页 |
·本系统优点 | 第9-10页 |
·需要完成的任务 | 第10-11页 |
第二章 系统原理及过程描述 | 第11-13页 |
·系统框图 | 第11-12页 |
·系统硬件框图 | 第11页 |
·系统软件框图 | 第11-12页 |
·电路原理图 | 第12页 |
·电路原理图(见附录1) | 第12页 |
·PCB板实物 | 第12页 |
·空印制板实物(见附录2) | 第12页 |
·焊完器件后印制板实物(见附录3) | 第12页 |
·系统工作过程 | 第12-13页 |
第三章 图像采集和数据存储 | 第13-24页 |
·SAA7111(视频采集专用芯片) | 第13页 |
·SAA7111的主要特点 | 第13-14页 |
·SAA7111的主要原理 | 第14-15页 |
·SMA7111主要寄存器设置 | 第15-16页 |
·在本系统中的实现 | 第16-19页 |
·在本系统中的作用 | 第16-17页 |
·如何连接 | 第17页 |
·DSP对SAA7111初始化 | 第17-19页 |
·利用定时器实现精确定时 | 第19-20页 |
·如何将转化后的数据实现存储 | 第20-24页 |
第四章 DSP实现数据压缩及传输 | 第24-53页 |
·芯片简介 | 第24-27页 |
·TMSVC5402芯片主要特点 | 第24-25页 |
·TMS320VC5402的存储器结构 | 第25-27页 |
·功能实现 | 第27-30页 |
·在系统中的作用 | 第27页 |
·BOOTLOADER实现 | 第27-30页 |
·TMSVC5402存储器扩展方式 | 第30-31页 |
·片外存储器片选与读写逻辑 | 第31-33页 |
·DSP相应算法实现及编程 | 第33-39页 |
·JPEG | 第33-35页 |
·二维DCT算法概述 | 第35页 |
·量化 | 第35-36页 |
·Z字形编排 | 第36-37页 |
·熵编码 | 第37-38页 |
·JPEG算法的实时性分析 | 第38-39页 |
·与PC机相连 | 第39-53页 |
·主机接口HPI | 第39-40页 |
·增强的主机接口HPI—8 | 第40-49页 |
·TMSVC5402的HPI与PC并行接口的接口设计 | 第49-53页 |
第五章 地址译码及逻辑 | 第53-56页 |
·CPLD发展历史及应用领域 | 第53页 |
·器件特点 | 第53-54页 |
·EPM7128SLC84-15 | 第54页 |
·在本系统中的实现 | 第54-56页 |
第六章 外围辅助电路 | 第56-62页 |
·片外Flash结构存储器接口电路设计 | 第56-58页 |
·SST39VF400的烧写规则 | 第56-58页 |
·烧写程序设计 | 第58页 |
·SRAM接口电路的设计 | 第58-60页 |
·电源转换电路 | 第60-62页 |
第七章 总结 | 第62-64页 |
参考文献 | 第64-67页 |
附录1 | 第67-70页 |
附录2 | 第70-71页 |
附录3 | 第71-72页 |
致谢 | 第72页 |