高速ECC算法协处理器设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景与意义 | 第7-8页 |
·本课题的研究进展 | 第8-9页 |
·国内研究情况 | 第8-9页 |
·国外研究情况 | 第9页 |
·本文主要研究内容 | 第9-11页 |
第二章 ECC理论基础 | 第11-21页 |
·椭圆曲线概述 | 第11-12页 |
·MONTGOMERY模乘算法 | 第12-14页 |
·ECC点的坐标表示 | 第14-19页 |
·小结 | 第19-21页 |
第三章 高速ECC算法分析 | 第21-39页 |
·ECC点乘算法 | 第21-29页 |
·二进制算法 | 第22-23页 |
·m-ary算法 | 第23-24页 |
·加减算法 | 第24-29页 |
·ECC点加和点倍算法 | 第29-32页 |
·有限域运算相关算法 | 第32-38页 |
·小结 | 第38-39页 |
第四章 高速ECC算法协处理器硬件设计 | 第39-75页 |
·高速ECC算法芯片体系结构 | 第39-40页 |
·ECC算法核 | 第40-41页 |
·芯片操作流程 | 第41页 |
·高速ECC算法协处理器部件设计 | 第41-65页 |
·点加和点倍流水排列 | 第42-48页 |
·Montgomery模乘器 | 第48-52页 |
·乘法器结构设计 | 第49-51页 |
·模乘器设计 | 第51-52页 |
·运算控制器设计 | 第52-65页 |
·和运算控制模块的设计 | 第53-56页 |
·模乘运算状态机设计 | 第56-57页 |
·求逆、模除和模幂过程 | 第57-58页 |
·模乘过程设计 | 第58-59页 |
·ECC点运算状态机设计 | 第59页 |
·NAF2 编码模块部分设计 | 第59-62页 |
·点运算控制状态机部分设计 | 第62-64页 |
·模净状态机设计 | 第64-65页 |
·序列控制器设计 | 第65-73页 |
·节拍发生器设计 | 第65-67页 |
·序列控制器设计 | 第67-73页 |
·小结 | 第73-75页 |
第五章 结论与展望 | 第75-77页 |
致谢 | 第77-79页 |
参考文献 | 第79-82页 |
附录 | 第82-83页 |