摘要 | 第1-7页 |
Abstract | 第7-12页 |
第1章 绪论 | 第12-17页 |
·课题的研究背景 | 第12-13页 |
·国内外研究现状与趋势 | 第13-14页 |
·课题研究的目的和意义 | 第14-16页 |
·论文的主要内容与章节安排 | 第16-17页 |
第2章 宽带综合数据光同步网系统结构与相关协议 | 第17-26页 |
·宽带综合数据光同步网的结构和工作原理 | 第17-19页 |
·宽带综合数据光同步网系统结构 | 第17-18页 |
·宽带综合数据光同步网的工作原理 | 第18-19页 |
·宽带综合数据光同步网的帧结构 | 第19-21页 |
·集中器的系统设计的要求与注意点 | 第21-23页 |
·节点控制器的设计 | 第23-25页 |
·节点控制器的主要功能 | 第23-24页 |
·节点上行传输各种数据的优先级的应用协议 | 第24-25页 |
·本章小结 | 第25-26页 |
第3章 WINDOSNET 数据节点子系统的总体研究方案 | 第26-41页 |
·WINDOSNET数据节点子系统的性能分析和系统架构 | 第26-29页 |
·数据节点子系统的性能分析及技术指标 | 第26-28页 |
·WINDOSnet 数据节点子系统的系统架构 | 第28-29页 |
·WINDOSNET节点子系统相关接口协议的介绍 | 第29-40页 |
·RS-485 总线技术研究 | 第30-32页 |
·USB 总线协议的相关介绍 | 第32-37页 |
·HART 协议的相关介绍 | 第37-40页 |
·本章小结 | 第40-41页 |
第4章 数据节点子系统的硬件实现 | 第41-58页 |
·电源部分的设计 | 第41-44页 |
·9V 转5V 电路 | 第41-42页 |
·5V 转3.3V 电路 | 第42页 |
·3.3V 转1.2V 电路 | 第42-43页 |
·数字地和模拟地的连接 | 第43-44页 |
·FPGA 外围接口电路硬件设计 | 第44-48页 |
·FPGA 的基本结构及特点 | 第44-45页 |
·Cyclone II 系列FPGA | 第45-47页 |
·时钟电路的设计 | 第47页 |
·JTAG 调试接口电路的设计 | 第47-48页 |
·CYCLONE II 器件的配置 | 第48-52页 |
·配置模式的选择 | 第48-50页 |
·EPCS 配置FPGA 的过程及其实现 | 第50-51页 |
·配置可靠性及电路设计注意事项 | 第51-52页 |
·SDRAM 电路的设计 | 第52-53页 |
·SDRAM 的特点 | 第52页 |
·SDRAM 的基本信号及电路连接 | 第52-53页 |
·节点总线接口的设计 | 第53-55页 |
·数据节点子系统PCB 板的布线原则 | 第55-57页 |
·本章小结 | 第57-58页 |
第5章 数据节点子系统的软件设计与调试 | 第58-85页 |
·基于QUATUS II 的FPGA 的开发流程 | 第58-59页 |
·NIOS II 处理器结构 | 第59-60页 |
·SOPC 嵌入式开发设计 | 第60-61页 |
·AVALON 总线规范 | 第61-63页 |
·Avalon 总线概述 | 第61-62页 |
·Avalon 总线特点 | 第62-63页 |
·数据节点子系统的SOPC 系统定制 | 第63-65页 |
·数据节点子系统存储模块的设计与实现 | 第65-70页 |
·FIFO 缓存模块的设计 | 第65-68页 |
·在Nios II 系统中使用SDRAM | 第68-70页 |
·USB 接口电路的软件设计 | 第70-74页 |
·USB 接口的硬件描述语言部分程序的设计 | 第70-73页 |
·USB 接口软件驱动程序的设计 | 第73-74页 |
·实时操作系统ΜC/OS-II 的移植 | 第74-84页 |
·μC/OS-II 的简介 | 第74-75页 |
·μC/OS-II 的HAL 系统库 | 第75-76页 |
·μC/OS-II 实时操作系统在Nios II 中的应用 | 第76-78页 |
·建立硬件系统 | 第78-79页 |
·软件系统设计 | 第79-81页 |
·基于Nios II 处理器的内核测试 | 第81-84页 |
·本章小结 | 第84-85页 |
结论 | 第85-87页 |
参考文献 | 第87-90页 |
攻读硕士学位期间发表的论文和获得的科研成果 | 第90-91页 |
致谢 | 第91页 |