一种远程SoC仿真验证加速器的设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-14页 |
第一章 绪论 | 第14-19页 |
·研究背景 | 第14-16页 |
·课题的意义 | 第16-17页 |
·课题来源和本文的主要内容 | 第17-18页 |
·论文组织结构 | 第18-19页 |
第二章 SoC 加速仿真验证技术研究 | 第19-31页 |
·IC 的设计流程 | 第19-21页 |
·验证在集成电路设计中的地位 | 第21-22页 |
·验证技术简介 | 第22-26页 |
·仿真 | 第22-23页 |
·静态时序分析 | 第23-25页 |
·形式验证 | 第25-26页 |
·软硬件协同验证技术 | 第26-31页 |
·Vector 模式仿真 | 第28-29页 |
·Co-Simulation 模式仿真 | 第29-31页 |
第三章 SoC 仿真验证加速器的总体设计方案 | 第31-38页 |
·系统结构 | 第31-32页 |
·创新点 | 第32-38页 |
·统一的多模式仿真体制 | 第33-35页 |
·Vector 模式的数据流程 | 第33-34页 |
·Co-Simulation 模式的数据流程 | 第34-35页 |
·基于网络的分层式操作 | 第35-36页 |
·利用串/并变换节约系统资源 | 第36-37页 |
·良好的兼容能力 | 第37-38页 |
第四章 SoC 仿真验证加速器的软件系统设计实现 | 第38-57页 |
·软件系统层次划分 | 第38-40页 |
·文件转换及翻译程序 | 第40-42页 |
·socket 通信程序 | 第42-47页 |
·基本socket 通信模型 | 第43-45页 |
·socket 通信实现 | 第45-47页 |
·文件收发处理程序 | 第47-52页 |
·PC 终端函数组 | 第47-48页 |
·ARM 服务器端函数组 | 第48-52页 |
·设备驱动程序 | 第52-57页 |
·设备驱动程序的组成 | 第52页 |
·设备驱动程序的访问实现 | 第52-57页 |
第五章 SoC 仿真验证加速器的硬件系统设计实现 | 第57-72页 |
·控制FPGA 的设计实现 | 第57-68页 |
·目标FPGA 配置模块 | 第58-61页 |
·读取目标FPGA 状态寄存器模块 | 第61-63页 |
·发送激励和接收响应模块 | 第63-65页 |
·其他模块的实现 | 第65-68页 |
·目标FPGA 的设计实现 | 第68-72页 |
·调试器与目标板的接口 | 第68-69页 |
·协同仿真接口模块 | 第69-70页 |
·目标FPGA 顶层文件的修改 | 第70-72页 |
第六章 实验验证及性能分析 | 第72-82页 |
·软硬件环境 | 第72-73页 |
·功能正确性验证 | 第73-78页 |
·远程下载功能验证 | 第73-75页 |
·Vector 模式仿真功能验证 | 第75-77页 |
·Co-Simulation 模式仿真功能验证 | 第77-78页 |
·仿真速度的测定与分析 | 第78-80页 |
·Vector 模式仿真速度测定 | 第78-79页 |
·Co-Simulation 模式仿真速度测定 | 第79-80页 |
·改进分析及方案 | 第80-82页 |
第七章 总结 | 第82-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-86页 |
攻硕期间取得的研究成果 | 第86-87页 |
个人简历 | 第87-88页 |