首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

一种远程SoC仿真验证加速器的设计与实现

摘要第1-5页
ABSTRACT第5-14页
第一章 绪论第14-19页
   ·研究背景第14-16页
   ·课题的意义第16-17页
   ·课题来源和本文的主要内容第17-18页
   ·论文组织结构第18-19页
第二章 SoC 加速仿真验证技术研究第19-31页
   ·IC 的设计流程第19-21页
   ·验证在集成电路设计中的地位第21-22页
   ·验证技术简介第22-26页
     ·仿真第22-23页
     ·静态时序分析第23-25页
     ·形式验证第25-26页
   ·软硬件协同验证技术第26-31页
     ·Vector 模式仿真第28-29页
     ·Co-Simulation 模式仿真第29-31页
第三章 SoC 仿真验证加速器的总体设计方案第31-38页
   ·系统结构第31-32页
   ·创新点第32-38页
     ·统一的多模式仿真体制第33-35页
       ·Vector 模式的数据流程第33-34页
       ·Co-Simulation 模式的数据流程第34-35页
     ·基于网络的分层式操作第35-36页
     ·利用串/并变换节约系统资源第36-37页
     ·良好的兼容能力第37-38页
第四章 SoC 仿真验证加速器的软件系统设计实现第38-57页
   ·软件系统层次划分第38-40页
   ·文件转换及翻译程序第40-42页
   ·socket 通信程序第42-47页
     ·基本socket 通信模型第43-45页
     ·socket 通信实现第45-47页
   ·文件收发处理程序第47-52页
     ·PC 终端函数组第47-48页
     ·ARM 服务器端函数组第48-52页
   ·设备驱动程序第52-57页
     ·设备驱动程序的组成第52页
     ·设备驱动程序的访问实现第52-57页
第五章 SoC 仿真验证加速器的硬件系统设计实现第57-72页
   ·控制FPGA 的设计实现第57-68页
     ·目标FPGA 配置模块第58-61页
     ·读取目标FPGA 状态寄存器模块第61-63页
     ·发送激励和接收响应模块第63-65页
     ·其他模块的实现第65-68页
   ·目标FPGA 的设计实现第68-72页
     ·调试器与目标板的接口第68-69页
     ·协同仿真接口模块第69-70页
     ·目标FPGA 顶层文件的修改第70-72页
第六章 实验验证及性能分析第72-82页
   ·软硬件环境第72-73页
   ·功能正确性验证第73-78页
     ·远程下载功能验证第73-75页
     ·Vector 模式仿真功能验证第75-77页
     ·Co-Simulation 模式仿真功能验证第77-78页
   ·仿真速度的测定与分析第78-80页
     ·Vector 模式仿真速度测定第78-79页
     ·Co-Simulation 模式仿真速度测定第79-80页
   ·改进分析及方案第80-82页
第七章 总结第82-83页
致谢第83-84页
参考文献第84-86页
攻硕期间取得的研究成果第86-87页
个人简历第87-88页

论文共88页,点击 下载论文
上一篇:低相噪低杂散捷变频Ka波段频率合成器的研究
下一篇:基于双极工艺的PWM控制芯片