TPC编译码的技术研究及其FPGA实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-15页 |
·课题背景及研究的目的和意义 | 第8-10页 |
·TPC 的国内外研究现状 | 第10-14页 |
·信道编码的国内外研究现状 | 第10-11页 |
·TPC 编码器的发展现状 | 第11-12页 |
·TPC 译码器的发展现状 | 第12-14页 |
·论文研究内容 | 第14-15页 |
第2章 TPC 码的基本译码原理 | 第15-23页 |
·信道编码的译码原理 | 第15-18页 |
·最佳接收理论 | 第15-17页 |
·最大似然译码理论 | 第17-18页 |
·TPC 译码原理 | 第18-22页 |
·软判决译码 | 第18-20页 |
·Chase 译码算法 | 第20-22页 |
·本章小结 | 第22-23页 |
第3章 TPC 译码算法及性能仿真 | 第23-31页 |
·TPC 译码思想 | 第23-24页 |
·Chasell 译码器结构及其实现原理 | 第24-26页 |
·TPC 译码性能仿真 | 第26-28页 |
·迭代次数对译码性能的影响 | 第26-27页 |
·不同码型对译码性能的影响 | 第27-28页 |
·对Chasell 译码算法的改进 | 第28-30页 |
·本章小结 | 第30-31页 |
第4章 TPC 编译码器的FPGA 实现 | 第31-47页 |
·TPC 编码器的FPGA 实现 | 第31-34页 |
·TPC 编码器的实现原理 | 第31页 |
·编码模块设计 | 第31-33页 |
·编码模块整体设计 | 第33-34页 |
·TPC 译码器的实现原理 | 第34-38页 |
·TPC 译码器的整体实现原理 | 第34-36页 |
·单个码字译码器的实现原理 | 第36-38页 |
·整体TPC 译码器的FPGA 实现 | 第38-44页 |
·ROM 及其控制器的FPGA 实现 | 第39-40页 |
·数据转存模块FPGA 实现 | 第40-41页 |
·主体译码器的FPGA 实现 | 第41-42页 |
·单个码字译码器的FPGA 实现 | 第42-44页 |
·译码系统的综合仿真 | 第44-46页 |
·本章小结 | 第46-47页 |
结论 | 第47-48页 |
参考文献 | 第48-53页 |
致谢 | 第53页 |