首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

高性能微处理器中RapidIO接口串行物理层的设计与验证

摘要第6-7页
ABSTRACT第7-8页
符号对照表第13-14页
缩略语对照表第14-18页
第一章 绪论第18-22页
    1.1 课题研究背景第18页
    1.2 选题意义第18-19页
    1.3 RapidIO技术国内外的发展现状第19页
    1.4 RapidIO与其他互联技术的比较第19-20页
    1.5 本论文研究内容第20-22页
第二章 RapidIO协议介绍第22-32页
    2.1 RapidIO协议层次结构第22-23页
    2.2 RapidIO事务传输原理第23-24页
    2.3 包格式第24-25页
    2.4 RapidIO协议各层次的研究第25-31页
        2.4.1 RapidIO逻辑层的研究第25-29页
        2.4.2 传输层研究第29-30页
        2.4.3 物理层的研究第30-31页
    2.5 本章总结第31-32页
第三章 RapidIO物理层的设计第32-50页
    3.1 RapidIO接口物理层的设计指标第32-33页
    3.2 端口链路初始化第33-39页
        3.2.1 端口的初始化第33-34页
        3.2.2 1X模式初始化第34页
        3.2.3 通道同步状态机的设计第34-35页
        3.2.4 通道对齐状态机的设计第35-37页
        3.2.5 初始化主状态机的设计第37-38页
        3.2.6 1X模式和4X模式的侦测第38-39页
    3.3 发送通道的设计第39-45页
        3.3.1 控制符号的产生第39-40页
        3.3.2 通道分摊第40页
        3.3.3 8B/10B编码第40-45页
    3.4 接收通道的设计第45-48页
        3.4.1 10B/8B解码第45-47页
        3.4.2 通道合并第47-48页
        3.4.3 控制符号的解析第48页
    3.5 本章总结第48-50页
第四章 基于UVM及VIP组件的验证分析第50-84页
    4.1 VIP组件第50-54页
        4.1.1 VIP(Verification IP)第50页
        4.1.2 VIP组件的生成第50-51页
        4.1.3 VIP的结构体系第51-53页
        4.1.4 VIP组件的工作模式第53-54页
    4.2 验证策略的制定第54-57页
        4.2.1 验证的对象第54-55页
        4.2.2 RapidIO的接口信号第55-56页
        4.2.3 验证计划第56页
        4.2.4 功能测试点的选定第56-57页
    4.3 验证平台架构第57-58页
    4.4 验证平台子模块的实现第58-63页
        4.4.1 代理agent第58-59页
        4.4.2 序列发生器sequencer第59页
        4.4.3 序列sequence第59-60页
        4.4.4 驱动器driver第60-61页
        4.4.5 监视器monitor第61页
        4.4.6 VIPmodel第61-62页
        4.4.7 功能覆盖率coverage第62-63页
    4.5 验证环境配置第63页
    4.6 验证流程第63-65页
    4.7 验证结果分析第65-83页
        4.7.1 波特率和主从模式选择第65-67页
        4.7.2 RapidIO主机模式验证第67-77页
        4.7.3 RapidIO从机模式验证第77-82页
        4.7.4 覆盖率收集第82-83页
    4.8 本章总结第83-84页
第五章 工作总结与展望第84-86页
    5.1 论文工作总结第84页
    5.2 未来工作展望第84-86页
参考文献第86-88页
致谢第88-90页
作者简介第90-91页

论文共91页,点击 下载论文
上一篇:DDR2 SDRAM控制器的设计与实现
下一篇:内嵌同步基准码的视频传输接口的设计与实现