摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第13-15页 |
缩略语对照表 | 第15-20页 |
第一章 绪论 | 第20-32页 |
1.1 研究背景 | 第20页 |
1.2 国内外研究现状 | 第20-22页 |
1.2.1 Double-buffers机制 | 第21页 |
1.2.2 DRAM三维结构调度访问机制 | 第21-22页 |
1.3 研究基础 | 第22-28页 |
1.3.1 多核GPDSP整体结构 | 第22-23页 |
1.3.2 DSP内核结构 | 第23-24页 |
1.3.3 DMA基本结构 | 第24-26页 |
1.3.4 AXI协议介绍 | 第26-27页 |
1.3.5 AXI体系结构 | 第27-28页 |
1.4 本文研究内容 | 第28-29页 |
1.5 本文组织结构 | 第29-32页 |
第二章 数据合并传输的设计与性能分析 | 第32-46页 |
2.1 现代DRAM的结构 | 第32-34页 |
2.2 数据搬移过程 | 第34-37页 |
2.3 数据合并传输的设计 | 第37-42页 |
2.3.1 数据合并传输的参数和寄存器设计 | 第38-39页 |
2.3.2 状态机的设计 | 第39-40页 |
2.3.3 数据合并传输功能实现 | 第40-42页 |
2.4 性能评估 | 第42-45页 |
2.5 本章小结 | 第45-46页 |
第三章 数据分散传输和数据广播传输的设计与性能分析 | 第46-60页 |
3.1 数据分散传输的设计 | 第46-50页 |
3.1.1 数据分散传输参数的设计 | 第46-47页 |
3.1.2 状态机和寄存器的设计 | 第47-49页 |
3.1.3 数据分散传输的功能实现 | 第49-50页 |
3.2 数据广播传输设计 | 第50-55页 |
3.2.1 数据广播传输参数设计 | 第51-52页 |
3.2.2 数据广播传输流程 | 第52-53页 |
3.2.3 数据广播传输功能实现 | 第53-55页 |
3.3 性能评估 | 第55-57页 |
3.4 本章小结 | 第57-60页 |
第四章 DMA-AXI转接桥的设计与实现 | 第60-76页 |
4.1 DMA-AXI转接桥整体实现 | 第60-63页 |
4.1.1 DMA-AXI模块的特征 | 第60页 |
4.1.2 DMA-AXI模块的结构 | 第60-63页 |
4.1.3 DMA-AXI模块的握手 | 第63页 |
4.2 DMA-AXI转接桥主桥模块设计 | 第63-69页 |
4.2.1 DMA-AXI主桥功能 | 第64页 |
4.2.2 DMA-AXI主桥结构 | 第64-66页 |
4.2.3 DMA-AXI主桥号转换 | 第66-69页 |
4.3 DMA-AXI转接桥从桥模块设计 | 第69-74页 |
4.3.1 DMA-AXI从桥功能 | 第69-70页 |
4.3.2 DMA-AXI从桥结构 | 第70-71页 |
4.3.3 DMA-AXI从桥信号转换 | 第71-74页 |
4.4 DMA-AXI仲裁模块设计 | 第74-75页 |
4.5 本章小结 | 第75-76页 |
第五章 DMA-AXI转接桥模块验证及性能分析 | 第76-94页 |
5.1 功能验证 | 第76-79页 |
5.1.1 验证计划 | 第77-78页 |
5.1.2 验证环境 | 第78-79页 |
5.2 自动化验证平台 | 第79-85页 |
5.2.1 UVM验证平台 | 第79-80页 |
5.2.2 黄金模型golden的设计 | 第80-82页 |
5.2.3 功能覆盖点 | 第82-85页 |
5.3 UVM测试样例和覆盖率分析 | 第85-92页 |
5.4 性能分析 | 第92-93页 |
5.5 本章小结 | 第93-94页 |
第六章 结束语 | 第94-96页 |
6.1 课题总结 | 第94页 |
6.2 课题展望 | 第94-96页 |
致谢 | 第96-98页 |
参考文献 | 第98-102页 |
作者简介 | 第102-103页 |
1.基本情况 | 第102页 |
2.教育背景 | 第102页 |
3.攻读硕士学位期间的研究成果 | 第102-103页 |
3.1 发表学术论文 | 第102页 |
3.2 申请(授权)专利 | 第102页 |
3.3 参与科研项目及获奖 | 第102-103页 |