X频段高速数传通信机的设计与实现
致谢 | 第4-5页 |
摘要 | 第5-6页 |
Abstract | 第6页 |
1 绪论 | 第13-21页 |
1.1 研究背景与现状 | 第13-18页 |
1.1.1 微小卫星的研究背景与现状 | 第13-15页 |
1.1.2 星载通信机的研究背景与现状 | 第15-18页 |
1.2 研究目的与意义 | 第18-19页 |
1.3 论文工作与章节安排 | 第19-21页 |
2 X频段高速数传通信机总体架构 | 第21-29页 |
2.1 X频段高速数传通信机的需求 | 第21-22页 |
2.2 硬件总体方案 | 第22-27页 |
2.2.1 测控收发方案 | 第23-24页 |
2.2.2 数传发射方案 | 第24-26页 |
2.2.3 数字处理模块 | 第26-27页 |
2.3 软件总体方案 | 第27-28页 |
2.4 本章小结 | 第28-29页 |
3 X频段高速数传通信机硬件系统设计与实现 | 第29-50页 |
3.1 测控收发链路 | 第29-36页 |
3.1.1 指标分析 | 第29-31页 |
3.1.2 测控收发链路结构 | 第31-33页 |
3.1.3 指标核算 | 第33-36页 |
3.2 数传发射链路 | 第36-44页 |
3.2.1 数传发射链路结构 | 第36-37页 |
3.2.2 关键元器件特性 | 第37-43页 |
3.2.3 数传发射链路增益分析 | 第43-44页 |
3.3 数传功率控制的硬件设计 | 第44-46页 |
3.4 数字处理模块 | 第46-49页 |
3.4.1 基带数字处理单元 | 第47页 |
3.4.2 监控单元 | 第47-49页 |
3.5 本章小结 | 第49-50页 |
4 数传信道编码的研究与实现 | 第50-64页 |
4.1 信道编码的分析与选择 | 第50-52页 |
4.2 LDPC编码原理 | 第52-55页 |
4.2.1 LDPC码的定义 | 第52-53页 |
4.2.2 LDPC码的编码方法 | 第53-55页 |
4.3 LDPC编码的硬件实现 | 第55-63页 |
4.3.1 串行编码方案 | 第57-60页 |
4.3.2 并行编码方案 | 第60-62页 |
4.3.3 LDPC编码仿真 | 第62-63页 |
4.4 本章小结 | 第63-64页 |
5 系统实现与测试 | 第64-79页 |
5.1 软件设计与整合 | 第64-68页 |
5.1.1 数传功率控制软件的实现 | 第64-66页 |
5.1.2 系统软件整合与实现 | 第66-68页 |
5.2 硬件平台与测试方案介绍 | 第68-70页 |
5.2.1 硬件平台 | 第68-69页 |
5.2.2 测试方案 | 第69-70页 |
5.3 系统测试结果 | 第70-78页 |
5.3.1 测控收发模块测试 | 第70-73页 |
5.3.2 数传射频性能测试 | 第73-75页 |
5.3.3 数传EVM及不平衡度测试 | 第75页 |
5.3.4 数传地面解码测试 | 第75-78页 |
5.4 本章小结 | 第78-79页 |
6 总结与展望 | 第79-81页 |
6.1 本文总结 | 第79页 |
6.2 工作展望 | 第79-81页 |
参考文献 | 第81-84页 |
作者简介 | 第84页 |