一种基于直接数字频率合成器的铷原子频标芯片设计
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 引言 | 第9-11页 |
·研究背景 | 第9页 |
·本论文的研究目的及意义 | 第9-10页 |
·论文组织结构 | 第10-11页 |
第二章 铷原子频标的基本理论 | 第11-16页 |
·铷原子频标的性能指标及其表征 | 第11-13页 |
·铷原子频标的结构及其工作原理 | 第13-15页 |
本章小结 | 第15-16页 |
第三章 直接数字频率合成器 | 第16-61页 |
·直接数字频率合成器基本原理与主要的性能指标 | 第16-18页 |
·直接数字频率合成器主要的性能指标 | 第16-17页 |
·直接数字频率合成器的基本原理 | 第17-18页 |
·32位相位累加器设计 | 第18-20页 |
·相位转正弦器设计 | 第20-27页 |
·数模转换器设计 | 第27-60页 |
·数模转换器的基本理论 | 第27-33页 |
·数模转换器编码方式 | 第33-39页 |
·电流开关设计 | 第39-45页 |
·电流源设计 | 第45-53页 |
·电压基准源与偏置电路 | 第53-60页 |
本章小结 | 第60-61页 |
第四章 直接数字频率合成器的版图设计与测试 | 第61-69页 |
·版图设计简介 | 第61页 |
·累加器单元的版图设计 | 第61-62页 |
·相位转正弦器的版图设计 | 第62页 |
·数模转换器的版图设计 | 第62-66页 |
·开关矩阵的版图设计 | 第62-63页 |
·电流源矩阵的版图设计 | 第63-64页 |
·数模转换器的版图 | 第64-66页 |
·直接数字频率合成器的测试 | 第66-68页 |
·直接数字频率合成器的测试方案 | 第66页 |
·直接数字频率合成器的测试结果 | 第66-68页 |
本章小结 | 第68-69页 |
结论 | 第69-70页 |
参考文献 | 第70-73页 |
致谢 | 第73页 |