摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第10-15页 |
1.1 选题背景 | 第10-12页 |
1.1.1 H.264视频编解码技术的发展背景 | 第10-11页 |
1.1.2 集成电路的发展背景 | 第11-12页 |
1.2 国内外技术应用现状和发展趋势 | 第12页 |
1.3 技术难点和课题的先进性 | 第12-13页 |
1.4 论文的主要研究内容 | 第13-15页 |
第2章 H.264视频编码芯片的原理和结构设计 | 第15-20页 |
2.1 视频编解码技术概述 | 第15-16页 |
2.1.1 视频编码的意义 | 第15页 |
2.1.2 H.264视频编码的特点 | 第15-16页 |
2.2 H.264视频编解码的整体结构 | 第16-17页 |
2.2.1 H.264视频编码器的结构 | 第16-17页 |
2.2.2 H.264视频解码器的结构 | 第17页 |
2.3 视频解码器IP核的结构 | 第17-18页 |
2.4 设计流程 | 第18-19页 |
2.5 本章小结 | 第19-20页 |
第3章 H.264编解码器的功能仿真 | 第20-26页 |
3.1 代码接口和功能仿真 | 第20-21页 |
3.2 添加门控时钟修改代码并验证 | 第21-25页 |
3.2.1 修改门控时钟相关代码 | 第22-24页 |
3.2.2 修改后代码的验证 | 第24-25页 |
3.3 本章小结 | 第25-26页 |
第4章 逻辑综合 | 第26-34页 |
4.1 逻辑综合技术和流程 | 第26页 |
4.2 综合环境的搭建 | 第26-27页 |
4.3 读入设计 | 第27-28页 |
4.4 工艺库介绍 | 第28页 |
4.5 约束设置 | 第28-30页 |
4.5.1 设计规则约束 | 第29-30页 |
4.6 综合结果分析 | 第30-33页 |
4.6.1 时序分析 | 第30页 |
4.6.2 面积分析 | 第30-31页 |
4.6.3 功耗分析 | 第31-32页 |
4.6.4 逻辑门数分析 | 第32-33页 |
4.7 本章小结 | 第33-34页 |
第5章 后端物理实现 | 第34-58页 |
5.1 后端物理设计简介 | 第34-35页 |
5.2 布局与布局优化 | 第35-41页 |
5.2.1 宏单元与IO接口的摆放 | 第35-37页 |
5.2.2 插入物理单元 | 第37页 |
5.2.3 标准单元布局 | 第37-40页 |
5.2.4 电源地规划 | 第40-41页 |
5.3 时钟树综合 | 第41-46页 |
5.3.1 时钟树的综合策略 | 第42页 |
5.3.2 时钟树综合的流程和实现方法 | 第42-44页 |
5.3.3 时钟树综合结果 | 第44-46页 |
5.4 布线 | 第46-51页 |
5.4.1 布线方法 | 第46-48页 |
5.4.2 布线优化结果 | 第48-51页 |
5.5 静态时序分析 | 第51-54页 |
5.5.1 布线时序分析 | 第52-54页 |
5.6 ECO(engineer change order) | 第54-57页 |
5.6.1 低功耗设计 | 第54-55页 |
5.6.2 物理验证 | 第55-56页 |
5.6.3 时序验证 | 第56-57页 |
5.7 本章小结 | 第57-58页 |
结论 | 第58-59页 |
参考文献 | 第59-63页 |
攻读硕士学位期间所发表的学术论文 | 第63-64页 |
致谢 | 第64页 |