首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

基于GF14nm工艺的H.264视频解码器综合与物理实现

摘要第5-6页
Abstract第6-7页
第1章 绪论第10-15页
    1.1 选题背景第10-12页
        1.1.1 H.264视频编解码技术的发展背景第10-11页
        1.1.2 集成电路的发展背景第11-12页
    1.2 国内外技术应用现状和发展趋势第12页
    1.3 技术难点和课题的先进性第12-13页
    1.4 论文的主要研究内容第13-15页
第2章 H.264视频编码芯片的原理和结构设计第15-20页
    2.1 视频编解码技术概述第15-16页
        2.1.1 视频编码的意义第15页
        2.1.2 H.264视频编码的特点第15-16页
    2.2 H.264视频编解码的整体结构第16-17页
        2.2.1 H.264视频编码器的结构第16-17页
        2.2.2 H.264视频解码器的结构第17页
    2.3 视频解码器IP核的结构第17-18页
    2.4 设计流程第18-19页
    2.5 本章小结第19-20页
第3章 H.264编解码器的功能仿真第20-26页
    3.1 代码接口和功能仿真第20-21页
    3.2 添加门控时钟修改代码并验证第21-25页
        3.2.1 修改门控时钟相关代码第22-24页
        3.2.2 修改后代码的验证第24-25页
    3.3 本章小结第25-26页
第4章 逻辑综合第26-34页
    4.1 逻辑综合技术和流程第26页
    4.2 综合环境的搭建第26-27页
    4.3 读入设计第27-28页
    4.4 工艺库介绍第28页
    4.5 约束设置第28-30页
        4.5.1 设计规则约束第29-30页
    4.6 综合结果分析第30-33页
        4.6.1 时序分析第30页
        4.6.2 面积分析第30-31页
        4.6.3 功耗分析第31-32页
        4.6.4 逻辑门数分析第32-33页
    4.7 本章小结第33-34页
第5章 后端物理实现第34-58页
    5.1 后端物理设计简介第34-35页
    5.2 布局与布局优化第35-41页
        5.2.1 宏单元与IO接口的摆放第35-37页
        5.2.2 插入物理单元第37页
        5.2.3 标准单元布局第37-40页
        5.2.4 电源地规划第40-41页
    5.3 时钟树综合第41-46页
        5.3.1 时钟树的综合策略第42页
        5.3.2 时钟树综合的流程和实现方法第42-44页
        5.3.3 时钟树综合结果第44-46页
    5.4 布线第46-51页
        5.4.1 布线方法第46-48页
        5.4.2 布线优化结果第48-51页
    5.5 静态时序分析第51-54页
        5.5.1 布线时序分析第52-54页
    5.6 ECO(engineer change order)第54-57页
        5.6.1 低功耗设计第54-55页
        5.6.2 物理验证第55-56页
        5.6.3 时序验证第56-57页
    5.7 本章小结第57-58页
结论第58-59页
参考文献第59-63页
攻读硕士学位期间所发表的学术论文第63-64页
致谢第64页

论文共64页,点击 下载论文
上一篇:基于AD630的锁相放大器的设计与分析
下一篇:掺杂对MoS2吸附气体性能的理论研究及N掺杂MoS2的制备