致谢 | 第5-6页 |
摘要 | 第6-8页 |
Abstract | 第8-9页 |
目次 | 第10-12页 |
图目次 | 第12-14页 |
表目次 | 第14-15页 |
第1章 绪论 | 第15-22页 |
1.1 低功耗多值触发器的研究意义 | 第15-17页 |
1.2 多值触发器的研究现状 | 第17-19页 |
1.3 研究内容 | 第19-22页 |
第2章 用于触发器的多值门电路设计 | 第22-47页 |
2.1 开关信号理论 | 第22-27页 |
2.1.1 开关变量和开关代数 | 第22-23页 |
2.1.2 信号变量和信号代数 | 第23-24页 |
2.1.3 联结运算 | 第24-26页 |
2.1.4 传输电压开关理论 | 第26-27页 |
2.2 数据选择器设计 | 第27-32页 |
2.2.1 四选一数据选择器设计 | 第28-30页 |
2.2.2 五选一数据选择器设计 | 第30-32页 |
2.3 多值整形器设计 | 第32-36页 |
2.3.1 四值信号整形器设计 | 第33-34页 |
2.3.2 五值信号整形器设计 | 第34-36页 |
2.4 三值复合门电路设计 | 第36-45页 |
2.4.1 三值与-或复合门电路设计 | 第37-41页 |
2.4.2 三值或-与复合门电路设计 | 第41-45页 |
2.5 本章小结 | 第45-47页 |
第3章 三值时钟发生器设计 | 第47-69页 |
3.1 多值时钟信号的意义及研究现状 | 第47-50页 |
3.1.1 多值信号与多值时钟的意义 | 第47-49页 |
3.1.2 多值时钟信号的研究现状 | 第49-50页 |
3.2 多值时钟信号 | 第50-55页 |
3.2.1 多值时钟信号的形态 | 第50-53页 |
3.2.2 多值时钟信号的功耗估算 | 第53-54页 |
3.2.3 多值时钟信号的特点 | 第54-55页 |
3.3 三值时钟发生器设计 | 第55-62页 |
3.3.1 三值时钟发生器输出信号波形的确定 | 第55页 |
3.3.2 三值时钟信号的功耗比较 | 第55-56页 |
3.3.3 三值时钟发生器的开关级设计与实现 | 第56-62页 |
3.4 三值时钟发生器的分析及模拟 | 第62-68页 |
3.4.1 三值时钟发生器的正常工作分析及模拟 | 第62-63页 |
3.4.2 三值时钟发生器中过渡态的分析及模拟 | 第63-66页 |
3.4.3 三值时钟信号幅度和频率的稳定度分析 | 第66页 |
3.4.4 工艺角对三值时钟发生器的性能影响分析 | 第66-67页 |
3.4.5 基于PVT的三值时钟发生器的性能影响分析 | 第67-68页 |
3.5 本章小结 | 第68-69页 |
第4章 基于多值时钟的锁存器设计 | 第69-82页 |
4.1 基于二值时钟的多值锁存器 | 第69-71页 |
4.2 基于三值时钟和基本门电路的三值锁存器设计 | 第71-74页 |
4.3 基于三值时钟和复合门电路的三值锁存器设计 | 第74-76页 |
4.4 基于三值时钟和数据选择器的三值锁存器设计 | 第76-80页 |
4.5 本章小结 | 第80-82页 |
第5章 基于多值时钟的全边沿触发器设计 | 第82-102页 |
5.1 多值全边沿触发器的设计目标 | 第82-83页 |
5.2 基于三值时钟的单边沿和双边沿触发器设计 | 第83-86页 |
5.2.1 基于三值时钟的三值单边沿触发器设计 | 第83-85页 |
5.2.2 基于三值时钟的三值双边沿触发器设计 | 第85-86页 |
5.3 全边沿触发器的通用结构 | 第86-89页 |
5.4 基于全边沿触发器通用结构的触发器设计 | 第89-95页 |
5.4.1 基于三值时钟的四边沿触发器设计 | 第89-92页 |
5.4.2 基于四值时钟的六边沿触发器设计 | 第92-93页 |
5.4.3 基于五值时钟的八边沿触发器设计 | 第93-95页 |
5.5 基于三值时钟的四边沿触发器的模拟和性能比较 | 第95-98页 |
5.5.1 二值四边沿触发器的模拟和性能比较 | 第95-96页 |
5.5.2 三值四边沿触发器的模拟和性能比较 | 第96-98页 |
5.6 基于四值时钟的六边沿触发器模拟和比较 | 第98-100页 |
5.7 本章小结 | 第100-102页 |
第6章 结论 | 第102-105页 |
参考文献 | 第105-113页 |
作者简历及在学期间所取得的科研成果 | 第113页 |