基于FPGA的多通道双频数字化接收机研制
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 课题背景及研究的意义 | 第8-9页 |
1.2 国内外研究现状及分析 | 第9-10页 |
1.3 本文的主要研究内容 | 第10-12页 |
第2章 数字下变频理论 | 第12-30页 |
2.1 引言 | 第12页 |
2.2 数字下变频理论基础 | 第12-13页 |
2.3 多率信号处理 | 第13-15页 |
2.4 数字下变频中的数字滤波 | 第15-23页 |
2.4.1 积分梳状(CIC)滤波器 | 第15-21页 |
2.4.2 CIC 补偿滤波器 | 第21-22页 |
2.4.3 整形滤波器 | 第22-23页 |
2.5 数字下变频算法的实现方案及理论仿真 | 第23-29页 |
2.6 本章小结 | 第29-30页 |
第3章 数字化接收机设计实现 | 第30-59页 |
3.1 引言 | 第30页 |
3.2 数字化接收机设计 | 第30-33页 |
3.3 模拟/数字转换器接口设计 | 第33-37页 |
3.3.1 AD 接口 | 第34-36页 |
3.3.2 SPI 接口 | 第36-37页 |
3.4 数字下变频器设计 | 第37-49页 |
3.4.1 数字控制振荡器(NCO) | 第38-40页 |
3.4.2 混频器 | 第40-43页 |
3.4.3 积分梳状(CIC)滤波器 | 第43-44页 |
3.4.4 补偿滤波器和整形滤波器 | 第44-46页 |
3.4.5 时钟和复位 | 第46-47页 |
3.4.6 其他电路 | 第47-49页 |
3.5 DSP 接口设计 | 第49-58页 |
3.5.1 ADSP TS201S 处理器简介 | 第50-55页 |
3.5.2 中断电路 | 第55-56页 |
3.5.3 状态寄存器 | 第56-57页 |
3.5.4 译码电路 | 第57页 |
3.5.5 总线接口 | 第57-58页 |
3.5.6 时钟 | 第58页 |
3.6 本章小结 | 第58-59页 |
第4章 数字化接收机验证 | 第59-70页 |
4.1 引言 | 第59页 |
4.2 测试平台(testbench)设计 | 第59-62页 |
4.3 数字化接收机仿真验证 | 第62-68页 |
4.3.1 时钟与复位电路 | 第62-63页 |
4.3.2 AD 转换器接口 | 第63页 |
4.3.3 SPI 接口 | 第63-64页 |
4.3.4 数控本振 | 第64页 |
4.3.5 混频器 | 第64-65页 |
4.3.6 积分梳状(CIC)滤波器 | 第65-66页 |
4.3.7 补偿滤波器 | 第66页 |
4.3.8 整形滤波器 | 第66-67页 |
4.3.9 DSP 接口 | 第67-68页 |
4.4 数字化接收机电路验证 | 第68-69页 |
4.5 本章小结 | 第69-70页 |
结论 | 第70-71页 |
参考文献 | 第71-75页 |
致谢 | 第75页 |