机载SAR高分辨率成像算法的FPGA处理技术研究
摘要 | 第4-5页 |
Abstract | 第5-6页 |
注释表 | 第12-13页 |
缩略词 | 第13-15页 |
第一章 绪论 | 第15-20页 |
1.1 引言 | 第15页 |
1.2 微型SAR简介 | 第15-17页 |
1.2.1 合成孔径雷达简介 | 第15页 |
1.2.2 脉冲体制的微型SAR的发展 | 第15-16页 |
1.2.3 连续波体制微型SAR的发展 | 第16页 |
1.2.4 国内微型SAR研究现状 | 第16-17页 |
1.3 FPGA技术简介 | 第17-18页 |
1.4 本文主要工作及结构 | 第18-20页 |
第二章 去斜率信号的极坐标格式算法实现 | 第20-34页 |
2.1 引言 | 第20页 |
2.2 去斜率信号简介 | 第20-23页 |
2.3 基于插值的极坐标格式算法 | 第23-28页 |
2.3.1 正侧视情况 | 第24-25页 |
2.3.2 斜视情况 | 第25页 |
2.3.3 点目标仿真 | 第25-28页 |
2.4 基于PCS的极坐标格式算法 | 第28-33页 |
2.4.1 chirp scaling原理 | 第28-29页 |
2.4.2 距离向处理 | 第29-31页 |
2.4.3 方位向处理 | 第31-32页 |
2.4.4 点目标仿真 | 第32-33页 |
2.5 本章小结 | 第33-34页 |
第三章 基于FPGA的系统子模块设计 | 第34-72页 |
3.1 引言 | 第34页 |
3.2 算法处理模块 | 第34-46页 |
3.2.1 雷达参数计算模块 | 第34-39页 |
3.2.2 参考距离补偿模块 | 第39-41页 |
3.2.3 距离向处理模块 | 第41页 |
3.2.4 方位向处理模块 | 第41页 |
3.2.5 距离向IFFT与取模模块 | 第41页 |
3.2.6 FFT时分复用模块 | 第41-46页 |
3.2.7 回波缓存模块 | 第46页 |
3.3 DDR3转置模块 | 第46-60页 |
3.3.1 存储器件选型 | 第46-49页 |
3.3.2 MIG控制器 | 第49-51页 |
3.3.3 二维转置方案 | 第51-56页 |
3.3.4 连续/转置读写模块 | 第56-60页 |
3.4 PCIe传输模块 | 第60-71页 |
3.4.1 数据接口选择 | 第60-62页 |
3.4.2 PCIe协议及接口介绍 | 第62-69页 |
3.4.3 PCIe接口模块实现 | 第69-71页 |
3.5 本章小结 | 第71-72页 |
第四章 FPGA系统设计与数据处理结果分析 | 第72-80页 |
4.1 引言 | 第72页 |
4.2 FPGA系统设计 | 第72-77页 |
4.2.1 硬件平台介绍 | 第72-74页 |
4.2.2 系统整体架构 | 第74-75页 |
4.2.3 处理流程控制 | 第75-77页 |
4.3 数据分析 | 第77-79页 |
4.3.1 资源利用率 | 第77页 |
4.3.2 实测数据处理 | 第77-79页 |
4.4 本章小结 | 第79-80页 |
第五章 结束语 | 第80-82页 |
参考文献 | 第82-85页 |
致谢 | 第85-86页 |
在学期间的研究成果及发表的学术论文 | 第86页 |