大功率电法发送机中全波形记录技术研究
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-14页 |
1.1 引言 | 第10页 |
1.2 多通道瞬变电磁法概述 | 第10-11页 |
1.3 论文的研究内容及结构安排 | 第11-14页 |
1.3.1 论文研究内容 | 第11-13页 |
1.3.2 论文结构安排 | 第13-14页 |
第2章 全波形记录装置的硬件电路设计 | 第14-46页 |
2.1 基于高速光耦的前端调理电路设计 | 第15-26页 |
2.1.1 电压采集部分的调理电路 | 第16-22页 |
2.1.2 电流采集部分的调理电路 | 第22-26页 |
2.2 低速与高速采集电路设计 | 第26-28页 |
2.2.1 低速采集电路 | 第26-27页 |
2.2.2 高速采集电路 | 第27-28页 |
2.3 FPGA主控电路设计 | 第28-32页 |
2.4 高精度原子钟电路设计 | 第32-34页 |
2.5 电源及其他模块设计 | 第34-41页 |
2.5.1 电压采集部分的模拟板电源 | 第34-36页 |
2.5.2 电流采集部分的模拟板电源 | 第36-38页 |
2.5.3 主控电路电源 | 第38-40页 |
2.5.4 蓝牙模块 | 第40-41页 |
2.6 PCB及面板设计 | 第41-46页 |
2.6.1 电压采集部分的模拟板PCB设计 | 第41-42页 |
2.6.2 电流采集部分的模拟板PCB设计 | 第42-44页 |
2.6.3 主控电路PCB设计 | 第44-45页 |
2.6.4 高精度时钟板PCB设计 | 第45页 |
2.6.5 全波形记录仪面板设计 | 第45-46页 |
第3章 全波形记录装置的软件程序设计 | 第46-57页 |
3.1 FPGA内的HDL程序设计 | 第46-52页 |
3.1.1 时钟及复位模块 | 第46-47页 |
3.1.2 ADC采集控制模块 | 第47-48页 |
3.1.3 串口发送与接收模块 | 第48-49页 |
3.1.4 SDRAM缓冲控制器模块 | 第49-50页 |
3.1.5 高速边沿采集控制模块 | 第50页 |
3.1.6 USB控制传输模块 | 第50-51页 |
3.1.7 等精度测频模块 | 第51-52页 |
3.2 USB芯片固件程序设计 | 第52-53页 |
3.3 MSP430驯服原子钟程序设计 | 第53-54页 |
3.4 PC上位机程序设计 | 第54-57页 |
第4章 全波形记录装置的测试 | 第57-67页 |
4.1 电压与电流模拟板采集性能测试 | 第57-62页 |
4.1.1 低速电压通道 | 第58-59页 |
4.1.2 高速电压通道 | 第59页 |
4.1.3 低速电流通道 | 第59-60页 |
4.1.4 高速电流通道 | 第60-62页 |
4.2 调理电路线性度测试 | 第62-63页 |
4.3 时钟板频率稳定度测试 | 第63-64页 |
4.4 测试结果分析 | 第64-67页 |
第5章 结论 | 第67-69页 |
5.1 研究总结 | 第67-68页 |
5.2 研究展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-71页 |