摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题背景及研究意义 | 第8-9页 |
1.1.1 课题背景 | 第8页 |
1.1.2 研究意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文研究内容及意义 | 第10-11页 |
1.4 论文组织结构 | 第11-12页 |
第二章 Delta Sigma ADC原理简述 | 第12-30页 |
2.1 ADC工作原理和性能指标 | 第12-14页 |
2.1.1 ADC量化噪声 | 第12-13页 |
2.1.2 ADC性能指标 | 第13-14页 |
2.2 △∑ADC基本原理 | 第14-19页 |
2.2.2 过采样原理 | 第15-16页 |
2.2.3 噪声整形原理 | 第16-17页 |
2.2.4 量化器增益k和位数B | 第17-19页 |
2.3 高阶调制器 | 第19-23页 |
2.3.1 单环高阶结构 | 第19-20页 |
2.3.2 MASH结构 | 第20-21页 |
2.3.3 高阶调制器的稳定性 | 第21页 |
2.3.4 高阶调制器的拓补结构 | 第21-23页 |
2.4 离散时间与连续时间调制器的对比 | 第23-29页 |
2.5 本章小结 | 第29-30页 |
第三章 连续时间△∑调制器系统设计 | 第30-44页 |
3.1 调制器拓补结构选取 | 第30-31页 |
3.2 调制器设计参数确定 | 第31-32页 |
3.3 离散时间域(DT)到连续时间域(CT)的转换 | 第32-35页 |
3.4 缩放(Scaling) | 第35-37页 |
3.5 带通设计 | 第37-39页 |
3.6 非理想模型的仿真 | 第39-43页 |
3.6.1 运放的有限直流增益 | 第40-41页 |
3.6.2 运放的有限增益带宽 | 第41-42页 |
3.6.3 增益误差的影响 | 第42-43页 |
3.6.4 ELD对调制器的影响 | 第43页 |
3.7 本章小结 | 第43-44页 |
第四章 抽取滤波器设计 | 第44-50页 |
4.1 抽取滤波器功能 | 第44页 |
4.2 抽取滤波器指标 | 第44-45页 |
4.3 抽取滤波器结构 | 第45页 |
4.4 抽取滤波器结构具体设计 | 第45-47页 |
4.5 模型与测试仿真 | 第47-48页 |
4.6 CSD编码 | 第48页 |
4.7 相干采样 | 第48-49页 |
4.8 本章小结 | 第49-50页 |
第五章 系统电路版图设计 | 第50-68页 |
5.1 系统电路结构 | 第50页 |
5.2 反馈DAC | 第50-52页 |
5.3 第一级RC积分器及其噪声分析 | 第52-55页 |
5.4 G_mC积分器结构 | 第55-59页 |
5.4.1 G_mC线性化方法 | 第57页 |
5.4.2 主从偏置结构 | 第57-58页 |
5.4.3 CMFB结构 | 第58-59页 |
5.5 量化器 | 第59-61页 |
5.6 带通结构 | 第61-62页 |
5.7 系统仿真 | 第62-63页 |
5.8 版图设计与后仿 | 第63-67页 |
5.9 本章小结 | 第67-68页 |
第六章 总结与展望 | 第68-70页 |
6.1 工作总结 | 第68页 |
6.2 工作展望 | 第68-70页 |
致谢 | 第70-72页 |
参考文献 | 第72-76页 |
作者简介 | 第76页 |