基于FPGA的SR FM数字接收机的设计
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
1 绪论 | 第10-14页 |
·课题研究背景与意义 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·国外研究现状 | 第11-12页 |
·国内研究现状 | 第12-13页 |
·本文主要研究内容和结构 | 第13-14页 |
2 SR技术理论基础 | 第14-30页 |
·信号采样理论 | 第14-15页 |
·多速率信号处理 | 第15-21页 |
·整数倍抽取 | 第16-18页 |
·整数倍内插 | 第18-19页 |
·多级抽样频率的转换 | 第19-21页 |
·数字滤波 | 第21-26页 |
·积分梳状滤波器 | 第22-25页 |
·FIR滤波器 | 第25-26页 |
·正交变换理论 | 第26-28页 |
·低压差分信号技术 | 第28-29页 |
·本章小结 | 第29-30页 |
3 SR开发平台简介 | 第30-34页 |
·硬件平台介绍 | 第30页 |
·FPGA设计 | 第30-32页 |
·SR开发流程 | 第32-33页 |
·本章小结 | 第33-34页 |
4 FM数字接收机的设计和实现 | 第34-58页 |
·FM简介 | 第34-35页 |
·FM数字接收设计方案 | 第35-37页 |
·设计目的 | 第35页 |
·总体方案设计 | 第35-36页 |
·实现工具 | 第36-37页 |
·1-bits模数转换电路的设计和FPGA实现 | 第37-40页 |
·电路设计 | 第37-38页 |
·电路的FPGA实现 | 第38-40页 |
·数字下变频的设计和FPGA实现 | 第40-48页 |
·DDS的设计 | 第40-41页 |
·DDS的FPGA实现 | 第41页 |
·乘法器的设计和FPGA实现 | 第41-42页 |
·CIC滤波器的设计 | 第42-46页 |
·CIC滤波器的FPGA实现 | 第46-47页 |
·时钟分频的设计 | 第47页 |
·时钟分频的FPGA实现 | 第47-48页 |
·I、Q正交信号解调的设计和FPGA实现 | 第48-54页 |
·I、Q信号的正交解调的设计 | 第48-49页 |
·解调FPGA实现 | 第49-52页 |
·FIR滤波器的设计 | 第52-53页 |
·FIR滤波器的FPGA实现 | 第53-54页 |
·控制器的设计和FPGA实现 | 第54-57页 |
·编码器接口逻辑设计 | 第54-56页 |
·增量编码器的FPGA实现 | 第56-57页 |
·PWM的设计 | 第57页 |
·本章小结 | 第57-58页 |
5 系统调测 | 第58-68页 |
·系统调试 | 第58-66页 |
·功能测试 | 第66-67页 |
·本章小结 | 第67-68页 |
6 总结与展望 | 第68-70页 |
·本文工作总结 | 第68-69页 |
·未来工作展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-74页 |
攻读学位期间发表的学术论文目录 | 第74-75页 |