小型化交会对接雷达跟踪算法研究和实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-13页 |
| 第1章 绪论 | 第13-18页 |
| ·研究背景 | 第13-14页 |
| ·国内外研究发展动态 | 第14-16页 |
| ·课题研究目的及意义 | 第16-17页 |
| ·本论文主要工作及内容安排 | 第17-18页 |
| 第2章 交会对接雷达信号跟踪基本原理 | 第18-21页 |
| ·交会对接测量雷达系统 | 第18-19页 |
| ·雷达测量基本原理 | 第19页 |
| ·直接序列扩频信号跟踪概述 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第3章 直接序列扩频信号跟踪研究 | 第21-46页 |
| ·载波跟踪环路研究 | 第21-40页 |
| ·锁相环跟踪环路 | 第21-36页 |
| ·锁频环跟踪环路 | 第36-40页 |
| ·码跟踪环路 | 第40-45页 |
| ·基本工作原理 | 第40-41页 |
| ·鉴别算法 | 第41-42页 |
| ·滤波器设计 | 第42-43页 |
| ·载波辅助 | 第43-44页 |
| ·测量误差分析 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第4章 小型化交会对接雷达跟踪环路设计 | 第46-85页 |
| ·码环的设计优化与实现 | 第47-54页 |
| ·码环路鉴别器选择 | 第47-48页 |
| ·码环相关间距的选取 | 第48-49页 |
| ·码环最优环路带宽设计 | 第49-52页 |
| ·码环实现技术 | 第52-54页 |
| ·载波环路的优化设计 | 第54-74页 |
| ·锁频环串联锁相环电路设计 | 第55-63页 |
| ·锁频环并联锁相环电路设计 | 第63-66页 |
| ·仿真验证与分析 | 第66-72页 |
| ·载波环优化实现 | 第72-74页 |
| ·FPGA实现字长截位优化设计 | 第74-76页 |
| ·FPGA电路复用优化设计 | 第76-77页 |
| ·锁相环设计电路复用 | 第77页 |
| ·锁频环设计电路复用 | 第77页 |
| ·码环设计电路复用 | 第77页 |
| ·电路复用综合优化 | 第77页 |
| ·跟踪环路的FPGA实现 | 第77-84页 |
| ·跟踪环路功能简介 | 第77-78页 |
| ·跟踪环路软件实现和资源统计 | 第78-81页 |
| ·跟踪环路功能和性能实现 | 第81-84页 |
| ·本章小结 | 第84-85页 |
| 结论 | 第85-86页 |
| 参考文献 | 第86-89页 |
| 攻读硕士学位期间发表论文 | 第89页 |
| 攻读硕士学位期间主要科研成果 | 第89-90页 |
| 致谢 | 第90页 |