摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景和研究意义 | 第7-8页 |
·国内外研究现状 | 第8-9页 |
·论文内容及章节安排 | 第9-11页 |
第二章 FPGA 的结构与支持软件流程 | 第11-23页 |
·FPGA 基本结构 | 第11-17页 |
·FPGA 可编程原理 | 第13页 |
·FPGA 逻辑单元结构 | 第13-15页 |
·FPGA 布线资源 | 第15-17页 |
·FPGA 输入输出结构 | 第17页 |
·典型 FPGA 支持软件流程 | 第17-20页 |
·逻辑优化与工艺映射 | 第18-19页 |
·打包 | 第19页 |
·布局与布线 | 第19-20页 |
·本章小结 | 第20-23页 |
第三章 VPR 中布局算法的研究与改进 | 第23-35页 |
·FPGA 布局问题 | 第23-24页 |
·VPR 中布局算法研究 | 第24-31页 |
·VPR 中布局算法基本流程 | 第24-26页 |
·自适应退火表 | 第26-27页 |
·延时成本函数 | 第27-29页 |
·线长成本函数 | 第29-30页 |
·线网边界框的增量式更新方法 | 第30-31页 |
·VPR 中布局算法的改进 | 第31-33页 |
·非常快速模拟重复退火算法 | 第31-32页 |
·VFSR 布局算法步骤 | 第32-33页 |
·本章小结 | 第33-35页 |
第四章 VPR 中布线算法的研究与改进 | 第35-55页 |
·FPGA 布线问题 | 第35-37页 |
·VPR 中布线算法研究 | 第37-46页 |
·VPR 中布线算法基本流程 | 第37-40页 |
·布线资源节点成本函数 | 第40-41页 |
·Elmore 延时模型 | 第41-42页 |
·计算延时关键度 | 第42-43页 |
·布线路径搜索 | 第43-44页 |
·提高布线速度 | 第44-46页 |
·VPR 中布线算法的改进 | 第46-53页 |
·多核并行 PathFinder 布线算法 | 第46-48页 |
·多核并行 PathFinder 布线算法框架 | 第48-51页 |
·负载平衡问题 | 第51-52页 |
·多核并行 PathFinder 算法收敛速度慢的问题 | 第52-53页 |
·布线结果不确定的问题 | 第53页 |
·本章小结 | 第53-55页 |
第五章 FPGA 快速布局布线算法的仿真结果 | 第55-63页 |
·仿真工具说明 | 第55-58页 |
·仿真流程 | 第55-56页 |
·输入文件说明 | 第56-58页 |
·仿真条件 | 第58-59页 |
·仿真结果 | 第59-62页 |
·本章小结 | 第62-63页 |
第六章 结论与展望 | 第63-65页 |
·结论 | 第63-64页 |
·展望 | 第64-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-71页 |
作者在读期间研究成果 | 第71-72页 |