首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

FPGA快速布局布线算法的研究与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·研究背景和研究意义第7-8页
   ·国内外研究现状第8-9页
   ·论文内容及章节安排第9-11页
第二章 FPGA 的结构与支持软件流程第11-23页
   ·FPGA 基本结构第11-17页
     ·FPGA 可编程原理第13页
     ·FPGA 逻辑单元结构第13-15页
     ·FPGA 布线资源第15-17页
     ·FPGA 输入输出结构第17页
   ·典型 FPGA 支持软件流程第17-20页
     ·逻辑优化与工艺映射第18-19页
     ·打包第19页
     ·布局与布线第19-20页
   ·本章小结第20-23页
第三章 VPR 中布局算法的研究与改进第23-35页
   ·FPGA 布局问题第23-24页
   ·VPR 中布局算法研究第24-31页
     ·VPR 中布局算法基本流程第24-26页
     ·自适应退火表第26-27页
     ·延时成本函数第27-29页
     ·线长成本函数第29-30页
     ·线网边界框的增量式更新方法第30-31页
   ·VPR 中布局算法的改进第31-33页
     ·非常快速模拟重复退火算法第31-32页
     ·VFSR 布局算法步骤第32-33页
   ·本章小结第33-35页
第四章 VPR 中布线算法的研究与改进第35-55页
   ·FPGA 布线问题第35-37页
   ·VPR 中布线算法研究第37-46页
     ·VPR 中布线算法基本流程第37-40页
     ·布线资源节点成本函数第40-41页
     ·Elmore 延时模型第41-42页
     ·计算延时关键度第42-43页
     ·布线路径搜索第43-44页
     ·提高布线速度第44-46页
   ·VPR 中布线算法的改进第46-53页
     ·多核并行 PathFinder 布线算法第46-48页
     ·多核并行 PathFinder 布线算法框架第48-51页
     ·负载平衡问题第51-52页
     ·多核并行 PathFinder 算法收敛速度慢的问题第52-53页
     ·布线结果不确定的问题第53页
   ·本章小结第53-55页
第五章 FPGA 快速布局布线算法的仿真结果第55-63页
   ·仿真工具说明第55-58页
     ·仿真流程第55-56页
     ·输入文件说明第56-58页
   ·仿真条件第58-59页
   ·仿真结果第59-62页
   ·本章小结第62-63页
第六章 结论与展望第63-65页
   ·结论第63-64页
   ·展望第64-65页
致谢第65-67页
参考文献第67-71页
作者在读期间研究成果第71-72页

论文共72页,点击 下载论文
上一篇:宽频带CMOS压控振荡器设计
下一篇:FPGA布局算法的研究与改进